-
公开(公告)号:CN109799723A
公开(公告)日:2019-05-24
申请号:CN201910128562.7
申请日:2019-02-21
Applicant: 成都信息工程大学
IPC: G05B15/02 , G05B19/418
Abstract: 本发明公开了一种智能家居控制系统和控制方法。该智能家居控制系统包括用户端,云服务器,通讯设备以及第一电器,其中用户端接收表征第一电器工作状态的数据并发送指令以控制第一电器,云服务器用于存储用户端和通讯设备传输的数据和指令,通讯设备具有与第一电器和云服务器之间进行数据和指令传输的广域网功能,其中第一电器集成有无线数传模块。
-
公开(公告)号:CN106452102A
公开(公告)日:2017-02-22
申请号:CN201611002910.9
申请日:2016-11-10
Applicant: 成都信息工程大学
CPC classification number: H02M5/458 , H02M1/4208 , H02M3/158 , H02M2003/1557
Abstract: 本发明公开了一种变频器,包括功率因数校正电路,SEPIC升降压电路,采样电路,PWM发生电路,正弦脉宽调制电路,驱动电路,逆变电路。本发明适用于家庭变频等场所进行变频,加入了功率因数校正模块,可将输入的电流波形校正为与电压波形基本一致,相位一样,可保证电力的有效应用,且不会污染电网。
-
公开(公告)号:CN114070266B
公开(公告)日:2024-06-28
申请号:CN202111361091.8
申请日:2021-11-17
Applicant: 成都信息工程大学
Abstract: 本发明公开一种CMOS环形1/4占空比高速时钟电路,应用于射频集成电路领域,针对现有的时钟电路无法满足高速、低功耗的使用需求的问题;本发明采用基于静态锁存器的逻辑门级和反相器缓冲级,由4个逻辑门级进行首尾交叉顺序连接构成一个环状结构,在环状结构的P1‑4节点连接反相器缓冲级INV1‑4;所述逻辑门级包括静态锁存器SL1和与非门A1;静态锁存器SL1由两个与非门G2G4交叉连接构成,反相器缓冲级用于输出1/4占空比信号,同时又可以提升负载的驱动能力。
-
公开(公告)号:CN109704475B
公开(公告)日:2023-11-07
申请号:CN201910128685.0
申请日:2019-02-21
Applicant: 成都信息工程大学
IPC: G05B19/042 , C02F9/00
Abstract: 本发明公开了一种用于净水装置的控制电路,包括检测模块、电磁阀控制模块、中控模块、无线数传模块模块和电源模块。将该控制电路用于净水装置,用户可以实时监控水质并对水进行深度过滤、净化处理。
-
公开(公告)号:CN114124123B
公开(公告)日:2023-03-14
申请号:CN202111362252.5
申请日:2021-11-17
Applicant: 成都信息工程大学
Abstract: 本发明公开一种宽带集成CMOS全局反馈接收机前端电路,应用于射频集成电路领域,针对现有技术中片外巴伦和匹配元器件存在的损耗大、体积大、带宽有限,不利于单片集成的缺点;本发明的电路包括四个无源混频器;输入射频信号经过输入跨导放大器转换为电流信号,再经过第二混频器得到基带电流信号,基带电流信号经过第一跨阻放大器得到基带电压输出信号BBI;同时,BBI经过第一无源混频器的上变频,再经有源合路器反馈到跨导放大器输入端,从而获得了全局反馈下的输入端口阻抗匹配;类似地,第三无源混频器第二跨阻放大器得到基带电压信号BBQ,BBQ经过第四无源混频器的上变频,再经过有源合路器反馈到跨导放大器输入端。
-
公开(公告)号:CN106903979B
公开(公告)日:2023-02-03
申请号:CN201710144646.0
申请日:2017-03-13
Applicant: 成都信息工程大学
IPC: B41F16/00
Abstract: 本发明涉及热转印技术领域,公开了一种平面转印装置。包括上台面、下台面、活动式支撑杆、第一高频震荡电路、第二高频震荡电路和支撑台,所述上台面设置在支撑台上,所述上台面和下台面平行并通过活动式支撑杆连接,所述上台面和下台面压合时相互重叠,所述第一高频震荡电路和第二高频震荡电路设置在支撑台内,所述第一高频震荡电路的谐振线圈设置在下台面,所述第二高频震荡电路的谐振线圈设置在上台面,所述上台面和下台面压合时所述第一谐振线圈和第二谐振线圈重叠。转印时上下台面间放置的覆铜板形成涡流产热,覆铜板的温度稳定,一次完成转印。
-
公开(公告)号:CN106526404B
公开(公告)日:2022-12-30
申请号:CN201611127032.3
申请日:2016-12-09
Applicant: 成都信息工程大学
Abstract: 本发明公开了一种短路、漏电检测装置及其检测方法。所述装置包括恒流子电路,提示子电路,电力切换子电路。本发明可应用于各种设备的供电前检测,能及时检测出设备的漏电、短路情况,即刻提示并不给设备提供电力,直到故障排除后再次进行检测,检测通过后才可以启动设备,可以很好的保护设备,避免由于疏忽导致的短路、漏电情况出现,保障工作人员安全及设备的安全运行。
-
公开(公告)号:CN114124123A
公开(公告)日:2022-03-01
申请号:CN202111362252.5
申请日:2021-11-17
Applicant: 成都信息工程大学
Abstract: 本发明公开一种宽带集成CMOS全局反馈接收机前端电路,应用于射频集成电路领域,针对现有技术中片外巴伦和匹配元器件存在的损耗大、体积大、带宽有限,不利于单片集成的缺点;本发明的电路包括四个无源混频器;输入射频信号经过输入跨导放大器转换为电流信号,再经过第二混频器得到基带电流信号,基带电流信号经过第一跨阻放大器得到基带电压输出信号BBI;同时,BBI经过第一无源混频器的上变频,再经有源合路器反馈到跨导放大器输入端,从而获得了全局反馈下的输入端口阻抗匹配;类似地,第三无源混频器第二跨阻放大器得到基带电压信号BBQ,BBQ经过第四无源混频器的上变频,再经过有源合路器反馈到跨导放大器输入端。
-
公开(公告)号:CN114070266A
公开(公告)日:2022-02-18
申请号:CN202111361091.8
申请日:2021-11-17
Applicant: 成都信息工程大学
Abstract: 本发明公开一种CMOS环形1/4占空比高速时钟电路,应用于射频集成电路领域,针对现有的时钟电路无法满足高速、低功耗的使用需求的问题;本发明采用基于静态锁存器的逻辑门级和反相器缓冲级,由4个逻辑门级进行首尾交叉顺序连接构成一个环状结构,在环状结构的P1‑4节点连接反相器缓冲级INV1‑4;所述逻辑门级包括静态锁存器SL1和与非门A1;静态锁存器SL1由两个与非门G2G4交叉连接构成,反相器缓冲级用于输出1/4占空比信号,同时又可以提升负载的驱动能力。
-
公开(公告)号:CN111030050A
公开(公告)日:2020-04-17
申请号:CN201911395073.4
申请日:2019-12-30
Applicant: 成都信息工程大学
IPC: H02H7/04
Abstract: 本发明涉及一种接入变压器型设备短路预检保护装置及其工作方法。装置包括主功率电路、逻辑判断电路、开关控制电路、报警电路、切断电路。本发明能够在每次开机前对带有变压器的设备进行检测,如果有故障情况,即刻发出报警并提供预保护,直到故障排除后再次进行检测,检测通过后才可启动设备,保障了设备安全运行与人员安全。并且在设备运行过程中发生短路的情况下及时切断电力供应,二次保障安全。
-
-
-
-
-
-
-
-
-