-
公开(公告)号:CN114199374A
公开(公告)日:2022-03-18
申请号:CN202111385560.X
申请日:2021-11-22
Applicant: 复旦大学
Abstract: 本发明涉及一种感算一体的单光子成像芯片及方法,其中,芯片主要由单光子感光计数阵列、卷积计算列处理电路、行选电路等组成。事先将卷积权重写入到列处理电路中,芯片阵列的像素实现对光子数的计数并将光子数寄存在像素内,时序控制电路将芯片阵列内的光子数据逐行传输到列处理电路中,并和预存的卷积权重进行乘加计算,从而实现了阵列光子图像和卷积核权重的卷积计算。该芯片在传统的单光子成像架构内融合卷积计算功能,具有感算一体的特性。该芯片能够快速提取微弱图像特征,大幅度压缩了输出的单光子成像数据量。
-
公开(公告)号:CN119602804A
公开(公告)日:2025-03-11
申请号:CN202411669595.X
申请日:2024-11-21
Applicant: 复旦大学
Abstract: 本发明涉及一种用于神经形态芯片的异步可扩展地址事件编码电路,电路包括分层结构,每层结构包括一个或多个可拓展基本单元,每个基本单元的输入为多个脉冲信号,所述基本单元包括输入缓存,控制路径和数据路径;第k层的最终输出地址端连接第k+1层的地址选择器,第k层的基本单元的输出脉冲端连接第k+1层的基本单元的输入缓存。与现有技术相比,本发明具有提高地址事件编码电路的适用性和可拓展性等优点。
-
公开(公告)号:CN118464074A
公开(公告)日:2024-08-09
申请号:CN202310083462.3
申请日:2023-02-08
Applicant: 复旦大学
Abstract: 本发明涉及一种动态感知传感器、制备方法及阵列,其中动态感知传感器电路组成包括直流电压源、电容式传感器、双向阈值开关器件及电容;电容与双向阈值开关器件并联,实现充放电过程中的弛豫;直流电压源与电容式传感器串联,再与双向阈值开关器件串联及电容并联后的整体串联;电容式传感器通过单一电容量的变化测量其它物理量;电容式传感器在接收外部刺激信号的同时还接收直流电压源的输入;双向阈值开关器件与电容相连的连接点作为电压信号输出端,双向阈值开关器件接地的一端作为电流信号探测端口,输出事件信号。与现有技术相比,本发明具有电路简单、传感效率高、易于集成等优点。
-
公开(公告)号:CN118155680A
公开(公告)日:2024-06-07
申请号:CN202410336045.X
申请日:2024-03-22
Applicant: 复旦大学
Abstract: 本发明涉及一种基于动态忆阻器的权重资格迹更新方法和神经网络芯片,用于更新采用脉冲突触时间可塑性机制进行脉冲神经网络片上训练中的权重资格迹,方法包括:基于动态忆阻器构建突触结构,在突触结构前后分别设置突触前神经元和突触后神经元,并设置前迹存储器件和后迹存储器件,分别用于记录突触结构前的脉冲活动变化和突触结构后的脉冲活动变化;进行权重资格迹更新时,分别在突触前神经元和突触后神经元的脉冲发放时刻,对后迹存储器件和前迹存储器件进行采样,获取后迹累加量和前迹累加量,后迹累加量减去前迹累加量即为权重资格迹的改变量。与现有技术相比,本发明降低了权重资格迹的片上运算与存储的硬件开销和计算延时。
-
公开(公告)号:CN116520350A
公开(公告)日:2023-08-01
申请号:CN202310245076.X
申请日:2023-03-13
Applicant: 复旦大学
Abstract: 本发明涉及一种感算一体的激光雷达探测芯片,其特征在于,包括依次连接的检测前端、像素阵列,以及模数转换和读出电路,像素阵列包括多列像素、对应于每一列的第一总线和第二总线,以及对应于每一列的第一差分计算电容和第二差分计算电容,第一总线连接第一差分计算电容,第二总线连接第二差分计算电容,且相邻列的第一总线之间分别连接有一个第一传输门开关,相邻列的第二总线之间分别连接有一个第二传输门开关,像素阵列中的像素中包括像素内探测电路和像素内乘法电路,像素内乘法电路连接像素内探测电路以及对应的第一总线和第二总线。与现有技术相比,本发明大幅提高了探测系统的能效,降低了计算的延迟、减少了冗余数据的移动带来的带宽消耗和功耗。
-
-
公开(公告)号:CN113237562A
公开(公告)日:2021-08-10
申请号:CN202110399234.8
申请日:2021-04-13
Applicant: 复旦大学
IPC: G01J5/24
Abstract: 本发明涉及一种具有盲元记忆和抑制功能的读出电路和红外探测器,在读出电路像元阵列的每个像元电路内通过忆阻器对像元的状态进行存储,当探测器的像元为盲元时,将该像元电路内的忆阻器写为高阻态,通过恒流偏置电路和反相器将忆阻器的高阻态转换为数字高电平,再写入到静态随机存储器中,然后关断忆阻器的恒流偏置电路节省功耗,利用静态随机存储器控制读出电路像元的复位管,关断盲元所在的读出电路的积分电路,从而抑制了盲元的负面影响。
-
公开(公告)号:CN101252560A
公开(公告)日:2008-08-27
申请号:CN200710047705.9
申请日:2007-11-01
Applicant: 复旦大学
IPC: H04L27/26
Abstract: 本发明属于无线通信同步技术领域,具体为一种高性能的OFDM帧同步算法。本发明包括在OFDM系统发送端将LFM信号作为训练序列叠加到数据信号上,在接收端对接收信号作FRFT,然后检测峰值点位置,从而实现帧同步。本发明算法利用FRFT对LFM信号的能量汇聚特性,使得帧同步的计算量大大降低,同时帧同步的精度有明显提高。仿真结果表明,本方法在具有较低运算量的同时,能够有效提高帧同步的精度。
-
公开(公告)号:CN1889546A
公开(公告)日:2007-01-03
申请号:CN200610103566.2
申请日:2006-07-25
Abstract: 本发明公开了一种基于叠加导频信号的信道估计方法,该方法包括:接收端针对接收到的数据包内的每一帧信号,按照现有将导频信号叠加在数据信号上的信道估计方法,通过分段平均分别计算各帧信号的信道预估计值,并对各帧信号的信道预估计值进行加权平均处理,得到各帧信号的信道估计值。本发明同时还公开了一种基于叠加导频信号的信道估计装置。本发明运用加权平均处理的基于叠加导频信号的信道估计,提高了信道估计的精度,同时明显改善了系统的误比特率性能。
-
公开(公告)号:CN119089952A
公开(公告)日:2024-12-06
申请号:CN202310662172.4
申请日:2023-06-06
Applicant: 复旦大学
Abstract: 本发明涉及一种支持多编码方式的低功耗神经元电路,该神经元电路包括两级灵敏放大器结构和相应的逻辑控制电路,具体为:输入脉冲信号通过延时控制产生第一级灵敏放大器的使能信号,第一级灵敏放大器将神经元膜电容的电位Vmem与第一级阈值电压Vrefs比较,决定是否产生第二级灵敏放大器的使能信号;第二级灵敏放大器的输出通过SR锁存器产生输出脉冲信号,进一步地,输出脉冲信号根据当前输入配置信号的情况,对神经元的复位进行控制。与现有技术相比,本发明具有低功耗、支持多编码方式的优点。
-
-
-
-
-
-
-
-
-