一种异构多核电力芯片分级复位控制方法及系统

    公开(公告)号:CN115016977B

    公开(公告)日:2022-12-27

    申请号:CN202210946500.9

    申请日:2022-08-09

    Abstract: 本发明涉及一种异构多核电力芯片分级复位控制方法及系统,属于嵌入式系统领域。该方法包括:获取第一主核的喂狗信号以及第二主核通过虚拟看门狗进行喂狗的虚拟看门狗信号;利用与门对喂狗信号以及虚拟看门狗信号进行处理,并获取多路喂狗信号;获取看门狗的复位信号,并根据复位信号以及多路喂狗信号,利用判断器判断异常运行的主核,输出每个主核的诊断信号;将诊断信号分别传递至每个主核进行复位操作,确定操作结果;根据操作结果,当任一主核异常运行时,令与异常运行的主核相邻的主核从固定寄存器接收异常运行的主核的运行指令及数据,并运行运行指令及数据。本发明能够降低开销大、避免占用监控核资源浪费以及提高业务处理实时性。

    多重冗余方式实现的可信处理器芯片及片内可信度量方法

    公开(公告)号:CN115081034B

    公开(公告)日:2022-11-25

    申请号:CN202210859656.3

    申请日:2022-07-21

    Abstract: 本申请涉及电力系统终端安防技术领域,提供了一种多重冗余方式实现的可信处理器芯片及片内可信度量方法。本申请能够提高电力系统终端的运行稳定性以及安全性。该芯片包括:业务处理器单元包括连接外部设备的若干业务处理器;业务处理器用于获取外部设备发出的度量请求,将度量请求的待度量数据存储至物理内存单元,输出根据存储位置信息更新后的度量请求;可信度量单元分别连接各业务处理器;可信度量单元用于接收并验证更新后的度量请求,若更新后的度量请求通过验证,则获取该请求对应的度量基准值、可信度量值,将可信度量值与度量基准值进行比较,输出比较的结果;物理内存单元分别连接业务处理器单元、可信度量单元。

    复制关键路径电路和芯片

    公开(公告)号:CN111859828B

    公开(公告)日:2021-08-24

    申请号:CN202010730838.1

    申请日:2020-07-27

    Abstract: 本发明涉及一种复制关键路径电路和芯片。所述复制关键路径电路包括延迟链电路、采样电路和裕量信息电路。其中延迟链电路用于动态地对实际关键路径进行划分,将所述实际关键路径划分为一个复制关键路径等效电路和一个时序裕量电路,并根据所述复制关键路径等效电路与所述时序裕量电路的占比和输入信号生成输出信号;采样电路与所述延迟链电路电连接,用于对所述延迟链电路的所述输出信号进行采样,并生成包含所述延迟链电路的输出信号的采样信息;以及裕量信息电路与所述采样电路电连接,用于接收所述采样信息,并根据对应于同一所述延迟链电路的多个输出信号,确定所述实际关键路径在所述延迟链电路中的实际边界信息。

    复制关键路径电路和芯片

    公开(公告)号:CN111859828A

    公开(公告)日:2020-10-30

    申请号:CN202010730838.1

    申请日:2020-07-27

    Abstract: 本发明涉及一种复制关键路径电路和芯片。所述复制关键路径电路包括延迟链电路、采样电路和裕量信息电路。其中延迟链电路用于动态地对实际关键路径进行划分,将所述实际关键路径划分为一个复制关键路径等效电路和一个时序裕量电路,并根据所述复制关键路径等效电路与所述时序裕量电路的占比和输入信号生成输出信号;采样电路与所述延迟链电路电连接,用于对所述延迟链电路的所述输出信号进行采样,并生成包含所述延迟链电路的输出信号的采样信息;以及裕量信息电路与所述采样电路电连接,用于接收所述采样信息,并根据对应于同一所述延迟链电路的多个输出信号,确定所述实际关键路径在所述延迟链电路中的实际边界信息。

    基于物理不可克隆函数的芯片信息的加密认证方法及系统

    公开(公告)号:CN115277029A

    公开(公告)日:2022-11-01

    申请号:CN202211185803.X

    申请日:2022-09-28

    Abstract: 本发明涉及基于物理不可克隆函数的芯片信息的加密认证方法及系统,属于芯片信息加密、解密领域。该方法包括:基于一对相同的环形振荡器在加工过程中的偏差,根据多对相同的所述环形振荡器的特征频率差值生成PUF值;根据所述PUF值生成初始密钥;在总线的两端分别增加加密函数以及解密函数,对芯片数据进行加密解密;所述加密函数以及所述解密函数均以所述初始密钥作为保密密钥,当所述芯片数据输入所述总线时,利用所述初始密钥加密,当所述芯片数据输出总线时,利用所述初始密钥解密。本发明能够避免芯片信息泄露。

    芯片电路信息泄露的检测方法、系统、存储介质及设备

    公开(公告)号:CN115270204A

    公开(公告)日:2022-11-01

    申请号:CN202211185782.1

    申请日:2022-09-28

    Abstract: 本发明涉及一种芯片电路信息泄露的检测方法、系统、存储介质及设备,涉及芯片安全,该方法包括:对芯片电路采用设定加密算法对待检测数据进行加密时消耗的能量进行采集,生成M条能量曲线;根据待检测能量攻击的阶数对各能量曲线进行预处理,获得M条预处理后的能量曲线;对每条预处理后的能量曲线进行随机取点,生成每条预处理后的能量曲线对应的第一数据集和第二数据集;基于M个第一数据集,采用对数据集进行逐次增量的方式更新均值和方差,生成第一增量数据集、第一均值和第一方差;同理基于M个第二数据集,生成第二增量数据集、第二均值和第二方差;根据计算得到的t‑test统计值判断是否存在信息泄露。本发明提高了检测的通用性。

Patent Agency Ranking