一种灵活以太网通信方法及网络设备

    公开(公告)号:CN111585779B

    公开(公告)日:2021-10-15

    申请号:CN201910121587.4

    申请日:2019-02-19

    Abstract: 本申请提供了一种灵活以太网组FlexE group中一个或多个物理层装置PHY故障后的隔离和恢复方法以及网络设备。该方法包括:网络设备确定当前可用的每个PHY所对应的首开销块都被保存到相应的存储器中,则确定FlexE group组满足了PHY对齐的条件,启动从各存储器中同时读取缓存数据。从而无需对所有的客户client插入本地故障LF码块,也无需重新建组。有效降低了故障PHY对正常PHY承载的客户业务的影响。另外,通过设置存储器缓读机制,有效吸收了故障PHY带来的时延变化,无需重新执行PHY对齐操作,实现PHY的无损故障恢复。

    一种灵活以太网报文转发方法及装置

    公开(公告)号:CN109688071B

    公开(公告)日:2020-08-07

    申请号:CN201710970615.0

    申请日:2017-10-18

    Abstract: 本申请实施例公开了一种灵活以太网报文转发方法及装置,用以提供一种更为灵活的FlexE报文转发方案。方法包括:通过FlexE client输入通道接收第一报文;获取用于指示FlexE client输入通道的第一通道标识以及第一报文中携带的第一子通道标识,第一子通道标识用于指示FlexE client输入通道的逻辑子通道;根据第一通道标识和第一子通道标识查找预设的转发表,得到第二通道标识和第二子通道标识,第二通道标识用于指示FlexE client输出通道,第二子通道标识用于指示FlexE client输出通道的逻辑子通道;根据第二通道标识和第二子通道标识转发第一报文。

    一种原语处理方法、装置和系统

    公开(公告)号:CN101446887B

    公开(公告)日:2011-04-06

    申请号:CN200910000624.2

    申请日:2009-01-09

    Inventor: 胡俊 宁佐林

    Abstract: 本发明公开了一种原语处理方法、装置和系统,涉及串行硬盘接口技术,能够在无需大量额外寄存器的情况下,稳定且有效地获取期望CRC,以保障数据校验的正确性。本发明实施例提供的原语处理方法包括:数据接收方判断当前接收到的数据是否为数据对齐ALIGNp原语,若是,丢弃该ALIGNp原语,若否,存储该数据;数据接收方读取当前已存储的数据,确定期望循环冗余码校验码CRC。

    信息通道流量控制的方法和装置

    公开(公告)号:CN101951389A

    公开(公告)日:2011-01-19

    申请号:CN201010516087.X

    申请日:2010-10-22

    Inventor: 侯忠明 胡俊

    CPC classification number: H04L47/266 H04L47/30 H04L69/14 Y02D50/30

    Abstract: 本发明提供了一种信息通道流量控制的方法,包括:从数据发送装置的多个信息通道接收信息,其中所述多个信息通道被划分成至少两个通道组,且所述至少两个通道组分别设置有组号;确认在所述多个信息通道中需要进行流量调整的信息通道,并获得所述需要进行流量调整的信息通道所处的通道组的组号;生成流量操作信息;将所述流量操作信息发送给数据发送装置。通过提供的技术方案,能够在信息通道的流量操作信息发生改变时,及时地将该流量操作信息发送给数据发送装置,而不用依次发送所有流量操作信息,由此能够提高流量操作信息的传输效率,降低传输时延。

    产生数据稳定有效指示信号的方法及装置

    公开(公告)号:CN101183926A

    公开(公告)日:2008-05-21

    申请号:CN200710187313.2

    申请日:2007-11-19

    Abstract: 本发明公开了产生数据稳定有效指示信号的方法及装置,该方法包括如下步骤:根据第一时钟信号对接收数据进行变化沿检测,得到变化沿指示信号,所述第一时钟信号的周期等于所述接收数据最小脉宽的1/N,N为大于等于4的自然数;对所述第一时钟信号的周期进行循环周期为N的循环计数,并根据所述变化沿指示信号调整计数值;根据所述计数值产生对应于所述接收数据的稳定阶段的数据稳定有效指示信号。产生的数据稳定有效指示信号,可以应用到各种数据处理的领域,作为后续电路的工作使能信号,后续电路根据该数据稳定有效指示信号判断接收数据是否稳定,从而在数据稳定有效指示信号有效时工作,提高了后续电路运行的稳定性。

    处理器芯片与存储控制系统及方法

    公开(公告)号:CN1873604A

    公开(公告)日:2006-12-06

    申请号:CN200610032786.0

    申请日:2006-01-06

    CPC classification number: G06F13/385

    Abstract: 本发明提供一种处理器芯片,包括至少两个控制器,分别连接在处理器系统总线上,用于接收处理器系统总线信号,控制处理器外部存储器的读写;一总线选择器,分别与所述控制器连接,所述总线选择器包含一接口,所述控制器通过该接口与处理器外部存储器进行数据交换;所述控制器之一为硬盘控制器,用于接收处理器系统总线信号,控制处理器外部硬盘的读写。本发明还提供一种基于该处理器芯片实现的存储控制系统及方法。通过本发明在实现多种数据交换模式复用的基础上减少了封装管脚的数目,从而减少了芯片封装体积。

Patent Agency Ranking