基于冗余结构的控制系统的拒动测试方法和装置

    公开(公告)号:CN106528401B

    公开(公告)日:2019-10-11

    申请号:CN201610862319.4

    申请日:2016-09-28

    Abstract: 本发明涉及工业计算机控制的技术领域,提供一种基于冗余结构的控制系统的拒动测试方法和装置;所述测试方法包括:确定所述控制系统冗余结构的冗余部分的数量N和所述控制系统可被触发整体动作需要输出最低冗余部分数量M;确定所述控制系统拒动概率通过指标P,并根据所述指标P,获取所述控制系统中每个冗余部分需要满足的拒动概率通过指标p;根据所述指标p,获取需要试验的最少次数n;向所述控制系统中的一个冗余部分进行测试,如果所述被测试的冗余部分在连续n次测试后,都没有发生拒动,则判定所述控制系统的拒动概率能满足指标P的要求;因此,可以缩短测试时间,提高测试结果可信度,并且简化测试过程。

    核电站仪控系统的防止重放攻击方法和装置

    公开(公告)号:CN109445328A

    公开(公告)日:2019-03-08

    申请号:CN201811228741.X

    申请日:2018-10-22

    CPC classification number: G05B19/0423 G05B2219/24215

    Abstract: 本发明属于核电站仪控系统的技术领域,为了解决现有防止重放攻击实现方式中存在对时钟模块要求高或加密数据容易被破解的技术问题,本发明提供一种核电站仪控系统的防止重放攻击方法和装置,其中,发送终端每次接收来自接收终端的通信任务请求时,生成一个新的授权码;接收终端接收新的授权码,并且将操作指令配合表征新的授权码的授权码一起反馈至发送终端;发送终端接收到来自所述接收终端的操作指令之后,判断与操作指令对应的授权码是否符合对应的第一预定规则;如果不符合,则拒绝执行操作指令。因此,每次任务均需要重新请求授权码,可以有效防止重放攻击,同时减少了系统资源的开销、无需保存历史的授权码,也无需时钟同步功能模块。

    板卡在位信息校验方法和装置

    公开(公告)号:CN108733505A

    公开(公告)日:2018-11-02

    申请号:CN201810720731.1

    申请日:2018-06-29

    CPC classification number: G06F11/10 G06F11/2205 G06F11/267

    Abstract: 本发明属于板卡通信的技术领域,为了解决现有技术中缺少对板卡在位信息检测结果是否准确进行校验的技术问题,本发明提供一种板卡在位信息校验方法和装置,所述方法包括:将卡槽连接器底板上设置n个信号端子,机箱内的卡槽连接器数量为N个,并且2n-1≧N;将卡槽连接器底板上的n-1个信号端子设置成用于标识卡槽连接器的编号,并且将剩下1个信号端子设置成用于识别在位信息检测是否准确的奇偶校验位;基于所述n-1个信号端子的电平值是否满足预定要求,相应地输出所述板卡是否在位的信息,并基于所述剩下1个信号端子的奇偶是否满足预定要求,相应地输出所述板卡在位信息的检测结果是否准确。因此,能够检测出板卡中任何一位在位信号是否读取错误。

    用于核电站反应堆保护系统的控制器板卡和控制方法

    公开(公告)号:CN106909102A

    公开(公告)日:2017-06-30

    申请号:CN201710060407.7

    申请日:2017-01-24

    CPC classification number: G05B19/042

    Abstract: 本发明实施例提供了一种用于核电站反应堆保护系统的控制器板卡和控制方法,其中,所述控制器板卡包括:存储器,用于存储应用信息,其中,所述应用信息包括:当前控制器板卡的唯一地址、当前控制器板卡的可控制装置的信息、当前控制器板卡为所述可控制装置的网口设定的功能的信息;处理器,用于在当前控制器板卡插入所述可控制装置后,根据当前控制器板卡的唯一地址为所述可控制装置的网口设定地址,并根据为所述可控制装置的网口设定的功能的信息,为所述可控制装置的网口设定功能。通过本发明实施例,从而减少了控制器板卡的种类和数量,也减少了控制器板卡的备件数量,简化了核电站反应堆保护系统的管理和维护。

    一种基于RS485总线通讯链路的故障监测方法

    公开(公告)号:CN103023715B

    公开(公告)日:2016-06-22

    申请号:CN201210483566.5

    申请日:2012-11-23

    Abstract: 本发明公开一种基于RS485总线通讯链路的故障监测方法,包括如下步骤:步骤1、通过RS485总线通讯链路的数据链路层上的主节点定时向各从节点发送带有各从节点信息的主节点链路诊断报文;步骤2、各从节点收到相应的主节点链路诊断报文后立即向主节点发送带有从节点信息的从节点链路诊断报文;步骤3、当主节点在设定时间内没有收到相应从节点的从节点链路诊断报文后,即判断该链路或此从节点存在故障并进行故障指示和故障上报。本发明利用与正常数据相区别的链路诊断报文定时在主节点和从节点之间进行发送,根据接收和反馈的时间来判断相应故障点,大大提高了故障的及时发现率。

    一种四取二通道逻辑架构系统中PFD和PFH的计算方法

    公开(公告)号:CN102938014B

    公开(公告)日:2016-06-22

    申请号:CN201210322185.9

    申请日:2012-09-03

    Abstract: 本发明公开一种四取二通道逻辑架构系统中PFD和PFH的计算方法,首先分别根据通用通道逻辑架构的共因失效公式算出PFD和PFH的共因失效概率,再分别计算出四通道中不同通道出现非共因危险失效的概率的公式,利用不同通道的非共因危险失效概率公式与相应的共因失效公式相加即可得到四通道系统架构的危险失效率计算方法。本发明经过验证与标准给出的结果完全一致,比可靠性基本理论方法得出的结果更符合标准的要求。不用建立模型可直接写出计算公式。本发明计算结果更加精确且耗时少。

    基于FPGA的集散控制系统中的主处理器及其控制方法

    公开(公告)号:CN105425662A

    公开(公告)日:2016-03-23

    申请号:CN201510751756.4

    申请日:2015-11-06

    CPC classification number: G05B19/0423 G05B2219/25232

    Abstract: 为了解决现有技术中基于FPGA的DCS中的主处理器可能因为内部逻辑算法多样性导致运算结果可能出错的技术问题,本发明提供一种能够实现算法变量同步的基于FPGA的集散控制系统中的主处理器及其控制方法。主处理器包括:输入接口模块、算法运算模块、输出接口模块,算法运算模块可以对所述输入接口模块的数据进行并行处理,并且输入接口模块和所述输出接口模块中的数据都设置有数据信号值和数据有效位;主处理器还设置有对主处理器运算周期进行分频处理的分频模块,算法运算模块基于分频模块的时钟信号,对输入接口模块的输入参数进行逻辑运算;因此,可以让主处理器在并行处理输入数据的同时,保证所有变量在整个主处理器运算周期内保持信号同步。

Patent Agency Ranking