-
公开(公告)号:CN112861463B
公开(公告)日:2023-04-25
申请号:CN202110266205.4
申请日:2021-03-11
Applicant: 中国科学院计算技术研究所
IPC: G06F30/392 , G06F30/398
Abstract: 提供一种用于超导处理器的输入输出控制模块,包括:取指令状态寄存器,用于指示取指令状态或者非取指令状态,以及用于将指令地址输出到内存;读数据等待状态寄存器,用于根据处理器的读数据请求以及取指令状态寄存器由取指令状态转换至非取指令状态,将读数据地址由暂存转换为输出到内存;读数据状态寄存器,用于指示读数据状态,以及用于将读数据地址输出到内存;写数据等待状态寄存器,用于根据处理器的写数据请求以及取指令状态寄存器由取指令状态转换至非取指令状态,将写数据地址和写数据内容由暂存转换为输出到内存;写数据状态寄存器,用于指示写数据状态,以及用于将写数据地址和写数据内容输出到内存。
-
公开(公告)号:CN112116094B
公开(公告)日:2022-08-30
申请号:CN202010875646.X
申请日:2020-08-27
Applicant: 中国科学院计算技术研究所
Abstract: 提供一种超导流水线电路,至少包括:第一可清零寄存器组、第一逻辑组合电路、第二可清零寄存器组以及第二逻辑组合电路,其中第一和第二可清零寄存器组用于在使能信号的控制下接收数据输入,并在第一时钟的控制下,将接收的输入数据进行输出;第一逻辑组合电路接收第一可清零寄存器组的输出数据,并在第一时钟的控制下将该数据运算之后输出至第二可清零寄存器组;第二逻辑组合电路接收第二可清零寄存器组的输出数据,并在第一时钟的控制下将该数据运算之后进行输出;其中,第二逻辑组合电路还用于生成内部清零信号以及阻塞信号;阻塞信号用于控制使能信号的有效和无效,以及内部清零信号用于控制第一和第二可清零寄存器组清零。
-
公开(公告)号:CN114399054A
公开(公告)日:2022-04-26
申请号:CN202210048631.5
申请日:2022-01-17
Applicant: 中国科学院计算技术研究所
IPC: G06N10/40
Abstract: 提供一种基于超导异或门生成时钟信号的方法,所述超导异或门包括第一输入端、第二输入端、时钟端和输出端,所述方法包括:将触发控制信号输入至所述异或门的第一输入端和时钟端;将所述异或门的输出端的数据传送至所述异或门的时钟端和第二输入端;以及从所述异或门的输出端输出所述时钟信号;其中,所述触发控制信号到达所述异或门的时钟端的时间晚于到达所述异或门的第一输入端的时间,以及所述异或门的输出端的数据到达所述异或门的时钟端的时间晚于到达所述异或门的第二输入端的时间。
-
公开(公告)号:CN111049503B
公开(公告)日:2021-10-22
申请号:CN201911316279.3
申请日:2019-12-19
Applicant: 中国科学院计算技术研究所
Abstract: 本发明提出一种超导触发器及其运行方法,包括:磁通量子分离器件、可复位触发器和非破坏读出寄存器;该磁通量子分离器件的输入端用于接收该超导触发器的使能信号,该磁通量子分离器件的输出端与该非破坏读出寄存器的复位输入端相连,该磁通量子分离器件的另一输出端与可复位触发器的时钟输入端相连;该可复位触发器的输入端作为该超导触发器的输入端,该可复位触发器的复位端用于接收该超导触发器的清空信号,该可复位触发器的输出端与该非破坏读出寄存器的输入端相连;该非破坏读出寄存器的时钟输入端作为该超导触发器的时钟输入端,该非破坏读出寄存器的输出端作为该超导触发器的输出端。
-
公开(公告)号:CN112116094A
公开(公告)日:2020-12-22
申请号:CN202010875646.X
申请日:2020-08-27
Applicant: 中国科学院计算技术研究所
Abstract: 提供一种超导流水线电路,至少包括:第一可清零寄存器组、第一逻辑组合电路、第二可清零寄存器组以及第二逻辑组合电路,其中第一和第二可清零寄存器组用于在使能信号的控制下接收数据输入,并在第一时钟的控制下,将接收的输入数据进行输出;第一逻辑组合电路接收第一可清零寄存器组的输出数据,并在第一时钟的控制下将该数据运算之后输出至第二可清零寄存器组;第二逻辑组合电路接收第二可清零寄存器组的输出数据,并在第一时钟的控制下将该数据运算之后进行输出;其中,第二逻辑组合电路还用于生成内部清零信号以及阻塞信号;阻塞信号用于控制使能信号的有效和无效,以及内部清零信号用于控制第一和第二可清零寄存器组清零。
-
公开(公告)号:CN111950216A
公开(公告)日:2020-11-17
申请号:CN202010709748.4
申请日:2020-07-22
Applicant: 中国科学院计算技术研究所
IPC: G06F30/337 , G06F30/396 , G06F111/06
Abstract: 提供一种生成面向超导RSFQ电路的多扇出信号的方法,其中N是扇出信号的数量,N个扇出信号的每一个与从信号源点到信号端点所经过的由SPL构成的分支路径相对应,所述由SPL构成的分支路径构成SPL树,该方法包括:根据N计算最少的SPL的数量Y;根据最少的SPL的数量Y选择不同的树结构;根据树结构确定多扇出信号的由SPL构成的分支路径;其中最少的SPL的数量Y根据以下公式计算: 以及,所述SPL中,至多有一个SPL2,其余均为SPL3。
-
公开(公告)号:CN114638191A
公开(公告)日:2022-06-17
申请号:CN202210319576.9
申请日:2022-03-29
Applicant: 中国科学院计算技术研究所
IPC: G06F30/392 , G06F30/394 , G06F30/398
Abstract: 提供一种超导单磁通量子电路布局,其包括多个单元电路,每个所述单元电路包括至少一个输入端口以及至少一个输出端口,在每个端口处包括:约瑟夫森结,其包括第一端,用于连接至所述端口,以及第二端,用于连接至地;第一电阻,其包括第一端,用于连接至所述约瑟夫森结的第一端,以及第二端,用于连接至地;其中两个相邻连接的单元电路之间的端口衔接处布置偏置线。
-
公开(公告)号:CN113361718A
公开(公告)日:2021-09-07
申请号:CN202110689803.2
申请日:2021-06-22
Applicant: 中国科学院计算技术研究所
IPC: G06N10/00
Abstract: 提供一种超导2/4译码器,其包括:第一与门,包括用于接收第二地址位的第一输入端,用于接收取反后的第一地址位的第二输入端,以及用于将数据输出的输出端;第二与门;其包括用于接收取反后的第一地址位的第一输入端,用于接收取反后的第二地址位的第二输入端,以及用于将数据输出的输出端;第三与门,其包括用于接收第二地址位的第一输入端,用于接收第一地址位的第二输入端,以及用于将数据输出的输出端;第四与门,其包括用于接收取反后的第二地址位的第一输入端,用于接收第一地址位的第二输入端,以及用于将数据输出的输出端;其中,第一与门、第二与门、第三与门以及第四与门还包括用于接收时钟信号的时钟端。
-
公开(公告)号:CN112861463A
公开(公告)日:2021-05-28
申请号:CN202110266205.4
申请日:2021-03-11
Applicant: 中国科学院计算技术研究所
IPC: G06F30/392 , G06F30/398
Abstract: 提供一种用于超导处理器的输入输出控制模块,包括:取指令状态寄存器,用于指示取指令状态或者非取指令状态,以及用于将指令地址输出到内存;读数据等待状态寄存器,用于根据处理器的读数据请求以及取指令状态寄存器由取指令状态转换至非取指令状态,将读数据地址由暂存转换为输出到内存;读数据状态寄存器,用于指示读数据状态,以及用于将读数据地址输出到内存;写数据等待状态寄存器,用于根据处理器的写数据请求以及取指令状态寄存器由取指令状态转换至非取指令状态,将写数据地址和写数据内容由暂存转换为输出到内存;写数据状态寄存器,用于指示写数据状态,以及用于将写数据地址和写数据内容输出到内存。
-
公开(公告)号:CN109783054B
公开(公告)日:2021-03-09
申请号:CN201811560119.9
申请日:2018-12-20
Applicant: 中国科学院计算技术研究所
Abstract: 本发明涉及一种RSFQ FFT处理器的蝶形运算处理系统,包括用于执行计算的第一计算模块和第二计算模块,用于执行常数乘法的旋转因子模块和用于改变序列顺序的重排模块;在执行运算时,输入数据经所述第一计算模块执行计算后将获得的第一数据串输入至所述旋转因子模块中执行常数乘法并获得中间结果,所述中间结果经所述重排模块改变序列顺序后,将获得的第二数据串输入至所述第二计算模块执行计算并获得输出数据。
-
-
-
-
-
-
-
-
-