一种时间码的极低抖动和无积累抖动数字传输方法

    公开(公告)号:CN117675070A

    公开(公告)日:2024-03-08

    申请号:CN202311502325.5

    申请日:2023-11-13

    Abstract: 本发明涉及光通信技术领域,具体涉及一种时间码的极低抖动和无积累抖动数字传输方法,通过从卫星信号接收机提供前端传输设备的参考时钟,使得前端传输设备的处理时钟和卫星信号接收机的时钟同源,为同一个时钟域。当需要传输设备级联时,处理的时钟域也是一样的。同时采用了自动识别时间码的上升沿,产生相应的采样时机,避免了采样时刚好采样到上升/下降沿这类不确定的信号点,从而避免产生采样抖动。本发明由于自动识别时间码的上升沿,对时间码进行精确采集,避免了时间码在传输过程中的抖动累积,使传输后时间码信号抖动小于1ns,从而提升了传输系统对时间码解析的及时性和时间的提取准确度。

    一种利用DCC开销传输以太网数据的装置及方法

    公开(公告)号:CN113840188B

    公开(公告)日:2023-05-12

    申请号:CN202111149075.2

    申请日:2021-09-29

    Abstract: 本发明公开了一种利用DCC开销传输以太网数据的装置及方法,所述装置包括CPU、以太网交换芯片、FPGA、SDH协议芯片和光模块;所述CPU与以太网交换芯片之间通过以太网接口互连,以太网交换芯片与FPGA之间通过以太网接口互连,FPGA与SDH协议芯片之间通过DCC开销接口互连,光模块与SDH协议芯片互连。所述方法包括以太网接收引擎处理流程、HDLC发送引擎处理流程、HDLC接收引擎处理流程、以太网发送引擎处理流程和流量控制处理流程,通过上述流程完成以太网数据的传输。本发明利用FPGA内部的块RAM资源实现数据缓存和地址缓存,无需FPGA外接存储器即可满足系统设计要求,相对传统方法,减少了硬件面积,减少了硬件开销,降低了系统设计复杂度。

    一种基于FPGA的PDH光传输装置及方法

    公开(公告)号:CN114745073A

    公开(公告)日:2022-07-12

    申请号:CN202210318266.5

    申请日:2022-03-29

    Abstract: 本发明公开了一种基于FPGA的PDH光传输装置及方法,采用晶振+FPGA+电平匹配电路+光模块的架构,使用FPGA内部的PLL资源生成高倍时钟,利用高倍时钟对接收到的串行数据进行采样,并对串行数据进行边沿检测,确定数据边沿所在的采样点,进一步确定串行数据的最佳采样点,实现了串行数据的恢复;使用FPGA内部的IO资源,实现单端信号与差分信号的相互转换,并结合电平匹配电路,使得FPGA的普通IO管脚能够与光模块进行互连;使用FPGA内部的逻辑资源实现了码速调整、码速恢复、数字复接、数字分接、扰码、解扰等功能模块。本发明解决了利用FPGA实现低于100Mbit/s的PDH光传输的问题,同时解决了PDH光传输装置小型化设计的问题。

    光通信网中设备的状态收集和远端控制的方法及装置

    公开(公告)号:CN104243204A

    公开(公告)日:2014-12-24

    申请号:CN201410444984.2

    申请日:2014-09-03

    Abstract: 本发明的光通信网中设备的状态收集和远端控制的方法,包括由CPU运行路由协议,进行路由信息的维护,通过路由表查找出通信网中其它的设备,发送远程控制命令和定时查询其它设备的状态信息,其使用FPGA作为协处理器,把远程控制数据分成两部分:需要定时上报或查询的数据和普通的查询和控制数据,把需要定时上报或查询的数据随路由信息一起打包进行传输,只在相邻的设备之间进行交互,其它数据作为远程控制数据由FPGA进行转发;CPU读取FPGA中路由表,实现远端设备状态的收集。本发明还涉及实现上述方法的装置。由于路由数据和远程控制数据在光通道中使用独立的子通道进行传输,可避免两种数据相互阻塞,降低CPU的工作量。

    一种多JTAG接口的电子设备升级系统

    公开(公告)号:CN104216747A

    公开(公告)日:2014-12-17

    申请号:CN201410445114.7

    申请日:2014-09-03

    Abstract: 本发明公开了一种多JTAG接口的电子设备升级系统,该升级系统包括原设备的集成电路板和与集成电路板连接的JTAG接口,其特征是:在设备外还设置了与原设备连接的驱动电路模块、选择电路模块、控制电路模块、计算机和对外JTAG接口。计算机与控制电路连接,控制电路与选择电路连接,选择电路与驱动电路连接,驱动电路与原设备内N个JTAG接口连接,原设备N个JTAG接口与对外的JTAG接口对接联通。本发明可应用于具有多个JTAG接口的设备或者系统,在不需要打开设备机箱或者拔出电路板的情况下轻松实现设备程序下载或者升级功能。

Patent Agency Ranking