一种宇航VOIP语音终端的管理方法

    公开(公告)号:CN110505357A

    公开(公告)日:2019-11-26

    申请号:CN201910842934.2

    申请日:2019-09-06

    Abstract: 本发明提供了一种VOIP语音终端的管理方法,包括步骤:S1:话音处理器通过空间以太网通信平台接收所有语音终端用户发出的请求命令,提取各个所述语音终端的地址信息,判断所述语音终端所处状态;S2:根据所述语音终端所处状态下所对应的反馈策略对所述请求命令做出相应的请求反馈;其中,在所述反馈策略中,所述语音终端的状态包括初始状态、在线状态以及通话状态。本发明基于以太网通信网平台,管理方式具有较好的通用性和扩展性,无需占用更多的天地信道资源,且便于在轨状态更新;使用状态列表便于状态监测。

    一种基于天地网关的高速网络预处理装置

    公开(公告)号:CN111163106B

    公开(公告)日:2022-03-25

    申请号:CN202010002828.6

    申请日:2020-01-02

    Abstract: 本发明公开了一种基于天地网关的高速网络预处理装置,采用基于FPGA的并行处理架构,实现航天器内部网络和网关协议转换模块之间的网络数据路由,包括:主控处理FPGA和协处理DSP,其中,所述主控处理FPGA对上行数据和下行数据进行高速接口协议处理、网络路由转发以及高速缓存;所述协处理DSP具备标准TCP/IP协议栈,通过GMII接口与所述主控处理FPGA进行网络通信,完成与航天器内部网络之间的链路建立、网络管理和流量控制;所述主控处理FPGA对网络IP包进行预先识别:将下行传输业务包直接高速处理输出,将网络链路ARP包、ICMP包、网络管理包和流量控制包转发至协处理DSP进行协议处理。本发明大大提升了网关设备的处理速度、通用性和可扩展性,降低了维护和升级难度。

    一种宇航VOIP语音终端的管理方法

    公开(公告)号:CN110505357B

    公开(公告)日:2021-04-02

    申请号:CN201910842934.2

    申请日:2019-09-06

    Abstract: 本发明提供了一种VOIP语音终端的管理方法,包括步骤:S1:话音处理器通过空间以太网通信平台接收所有语音终端用户发出的请求命令,提取各个所述语音终端的地址信息,判断所述语音终端所处状态;S2:根据所述语音终端所处状态下所对应的反馈策略对所述请求命令做出相应的请求反馈;其中,在所述反馈策略中,所述语音终端的状态包括初始状态、在线状态以及通话状态。本发明基于以太网通信网平台,管理方式具有较好的通用性和扩展性,无需占用更多的天地信道资源,且便于在轨状态更新;使用状态列表便于状态监测。

    一种天地音视频通信同步方法及系统

    公开(公告)号:CN108768811B

    公开(公告)日:2020-11-10

    申请号:CN201810523827.9

    申请日:2018-05-28

    Abstract: 一种天地音视频通信同步方法,包括步骤:将航天器的话音终端和地面设备一同组成1553B总线通信网,话音终端从地面设备上行的数据帧中解析出话音同步系数;在话音终端的DSP芯片中定义读写话音内存的读指针和写指针,并将读取的话音源码通过多通道缓冲串口发送给话音终端的编码模块,编码模块将话音源码编码为AAC码流,并且打包成网络数据包通过网络下行到地面设备;地面设备收到话音和图像的编码数据后,进行解码并播放话音和显示图像,并根据话音和图像的时延的差异进行动态配置话音同步系数,按照1553B总线通信网协议将动态配置的话音同步系数组帧后上行给话音终端。只需动态调整话音同步系数即可完成天地音视频通信同步,无需占用更多的天地信道资源。

    一种基于天地网关的高速网络预处理装置

    公开(公告)号:CN111163106A

    公开(公告)日:2020-05-15

    申请号:CN202010002828.6

    申请日:2020-01-02

    Abstract: 本发明公开了一种基于天地网关的高速网络预处理装置,采用基于FPGA的并行处理架构,实现航天器内部网络和网关协议转换模块之间的网络数据路由,包括:主控处理FPGA和协处理DSP,其中,所述主控处理FPGA对上行数据和下行数据进行高速接口协议处理、网络路由转发以及高速缓存;所述协处理DSP具备标准TCP/IP协议栈,通过GMII接口与所述主控处理FPGA进行网络通信,完成与航天器内部网络之间的链路建立、网络管理和流量控制;所述主控处理FPGA对网络IP包进行预先识别:将下行传输业务包直接高速处理输出,将网络链路ARP包、ICMP包、网络管理包和流量控制包转发至协处理DSP进行协议处理。本发明大大提升了网关设备的处理速度、通用性和可扩展性,降低了维护和升级难度。

    AMBE2000控制系统及控制方法

    公开(公告)号:CN103578476A

    公开(公告)日:2014-02-12

    申请号:CN201210274869.6

    申请日:2012-08-03

    Abstract: 本发明公开了一种AMBE2000控制系统,包括模/数转换器、AMBE2000编码器、FPGA、AMBE2000解码器、以及数/模转换器;在解码过程中,FPGA通过软件编程实现芯片的数据管脚的复用,配置时接收配置信号,配置结束后接收正常的解码数据(信道码流),从而大大简化了AMBE2000的时序控制;同时,本发明还公开了一种AMBE2000的控制方法,对配置时钟和数据进行处理,判断是否完成配置,从而切换芯片管脚,该方法简单方便。

Patent Agency Ranking