-
公开(公告)号:CN101414084A
公开(公告)日:2009-04-22
申请号:CN200810128521.X
申请日:2008-06-19
Applicant: 三星电子株式会社
IPC: G02F1/1362 , G09G3/36
CPC classification number: G09G3/3677 , G09G3/3648 , G09G2300/0447 , G09G2310/0286 , G11C19/184
Abstract: 在显示设备的栅极驱动器中,多个第一级中的每一个向第一栅极线传输具有第一栅极导通电压的第一栅极信号,而多个第二级中的每一个向第二栅极线传输具有第二栅极导通电压的第二栅极信号并输出与第二栅极信号对应的承载信号。每个第一级基于来自前一个第二级的承载信号的第三栅极导通电压输出第一栅极导通电压,而每个第二级基于来自前一个第二级的承载信号的第三栅极导通电压输出第二栅极导通电压。
-
公开(公告)号:CN101131965A
公开(公告)日:2008-02-27
申请号:CN200710147718.3
申请日:2007-08-24
Applicant: 三星电子株式会社
IPC: H01L21/84
CPC classification number: H01L27/1288 , G02F1/13439 , H01L27/1214
Abstract: 本发明公开了一种制造显示基底的方法,在该方法中,在形成有薄膜晶体管(TFT)的基底上形成光致抗蚀剂层图案,在光致抗蚀剂层图案上形成透明导电层。然后,在部分去除光致抗蚀剂层图案的同时,通过剥离方法将透明导电层图案化,从而形成透明导电层图案。
-
公开(公告)号:CN102645773A
公开(公告)日:2012-08-22
申请号:CN201210116918.3
申请日:2007-11-16
Applicant: 三星电子株式会社
CPC classification number: G09G3/3677 , G02F1/13454 , G09G2310/0286 , G09G2340/145 , G11C19/184
Abstract: 本发明公开了一种栅极驱动电路和一种具有该栅极驱动电路的液晶显示器。该栅极驱动电路具有第一级,第一级包括:上拉驱动单元,从第二级接收第一进位信号并且分别在预先时间段期间、栅极活跃时间段期间、第一栅极不活跃时间段期间和第二栅极不活跃时间段期间向第一节点输出具有第一电压、第二电压、第三电压和第四电压的控制信号;上拉单元,接收控制信号并且在栅极活跃时间段期间向第二节点输出栅极导通信号;进位输出单元,接收控制信号并且在栅极活跃时间段期间向第三级输出第二进位信号;下拉单元,接收来自第二级的栅极导通信号并且在第二栅极不活跃时间段期间向第一节点输出具有第四电压电平的控制信号。
-
公开(公告)号:CN101089939B
公开(公告)日:2011-09-14
申请号:CN200710108992.X
申请日:2007-06-11
Applicant: 三星电子株式会社
Abstract: 本发明公开了一种栅极驱动电路和具有该栅极驱动电路的显示装置,该栅极驱动电路包括在一帧内的第一时间段内分别将当前栅极信号和当前负载信号上拉至第一时钟的上拉部分和负载部分。下拉部分接收下一栅极信号,以将当前栅极信号放电至电源电压。上拉驱动部分连接到负载部分和上拉部分的控制端(Q节点),以导通和截止负载部分和上拉部分。在一帧内的第二时间段内,浮置防止部分响应第一时钟来防止负载部分的输出端浮置。
-
公开(公告)号:CN101114093B
公开(公告)日:2011-05-25
申请号:CN200710136150.5
申请日:2007-07-19
Applicant: 三星电子株式会社
IPC: G02F1/1362 , G02F1/13
Abstract: 本发明提供了一种能够获得宽视角并能提高修复的成功率的液晶显示器(LCD)、一种制造该LCD的方法及一种修复该LCD的方法。该LCD包括:栅极线;第一数据线,与栅极线交叉;薄膜晶体管(TFT),与栅极线和第一数据线连接;像素电极,与TFT连接;第一导电图案,与像素电极的第一端部分地叠置;第二导电图案,与像素电极的第二端部分地叠置;存储电容器,其中,第一导电图案和第二导电图案中的至少一个分别与邻近于像素电极的第一端的第一数据线和邻近于像素电极的第二端的第二数据线部分地叠置。
-
公开(公告)号:CN1912965B
公开(公告)日:2010-05-26
申请号:CN200610104244.X
申请日:2006-08-07
Applicant: 三星电子株式会社
IPC: G09G3/20
CPC classification number: G09G3/3677 , G11C19/184
Abstract: 一种移位寄存器,包括用于顺次输出多个输出信号的多个级。每个级都包括驱动部和放电部。驱动部基于前一级的输出信号和开始信号中的一个以及时钟信号来输出当前级的输出信号。放电部将当前级的输出信号放电。放电部包括放电晶体管和辅助晶体管。放电晶体管具有用于接收下一级的输出信号的栅电极。辅助晶体管具有用于接收下一级的该输出信号的栅电极。辅助晶体管串联地电连接至放电晶体管。因此,减少了发生故障的机会,并且改善了显示装置的图像显示质量。
-
公开(公告)号:CN1959480B
公开(公告)日:2010-05-12
申请号:CN200610143140.X
申请日:2006-11-01
Applicant: 三星电子株式会社
CPC classification number: G09G3/3659 , G02F1/134336 , G02F1/136286 , G09G3/3614 , G09G3/3677 , G09G2300/0426 , G09G2310/0218 , G09G2320/0219 , G09G2320/0247
Abstract: 一种液晶显示器,包括:基底(110);第一像素行(PXr1)和第二像素行(PXr2),形成在基底上并包括多个像素(PX);第一栅极线(Gi),在基底上沿着行方向延伸,与第一像素行连接;第二栅极线(Gi+1),在基底上沿着行方向延伸,与第一像素行连接;第三栅极线(Gi+2),在基底上沿着行方向延伸,与第二像素行连接,并邻近于第二栅极线;第四栅极线(Gi+3),在基底上沿着行方向延伸,与第二像素行连接;多条数据线(Dj-Dj+6),在基底上沿着列方向延伸,其中,每两个像素设置一条数据线;第一栅极驱动器(400L),与第一栅极线和第四栅极线连接,将栅极信号施加到第一栅极线和第四栅极线;第二栅极驱动器(400R),与第二栅极线和第三栅极线连接,将栅极信号施加到第二栅极线和第三栅极线。
-
公开(公告)号:CN101149550A
公开(公告)日:2008-03-26
申请号:CN200710149204.1
申请日:2007-09-06
Applicant: 三星电子株式会社
IPC: G02F1/1362 , G02F1/133 , G09G3/36 , H01L27/12 , H01L23/522
CPC classification number: G09G3/3659 , G09G3/3614 , G09G2300/0443 , G09G2300/0452 , G09G2310/0251 , G09G2310/0281
Abstract: 本发明公开了一种阵列基底和一种显示装置,在该阵列基底和该显示装置中,栅极线在当前1H时间段内接收栅极脉冲,数据线接收极性每帧被反转的像素电压。当薄膜晶体管在当前1H时间段内响应于栅极脉冲而导通时,像素电极在当前1H时间段内通过薄膜晶体管接收像素电压。在前1H时间段内,响应于前栅极脉冲,预充电部分将像素电极预充电至作为像素电压的基准电压的共电压。
-
公开(公告)号:CN101089939A
公开(公告)日:2007-12-19
申请号:CN200710108992.X
申请日:2007-06-11
Applicant: 三星电子株式会社
Abstract: 本发明公开了一种栅极驱动电路和具有该栅极驱动电路的显示装置,该栅极驱动电路包括在一帧内的第一时间段内分别将当前栅极信号和当前负载信号上拉至第一时钟的上拉部分和负载部分。下拉部分接收下一栅极信号,以将当前栅极信号放电至电源电压。上拉驱动部分连接到负载部分和上拉部分的控制端(Q节点),以导通和截止负载部分和上拉部分。在一帧内的第二时间段内,浮置防止部分响应第一时钟来防止负载部分的输出端浮置。
-
公开(公告)号:CN101017649A
公开(公告)日:2007-08-15
申请号:CN200610142249.1
申请日:2006-10-10
Applicant: 三星电子株式会社
CPC classification number: G09G3/3677 , G09G2310/0251 , G09G2310/0286 , G11C19/184
Abstract: 本发明涉及一种栅极驱动单元和显示装置,在该栅极驱动单元和显示装置中,第一栅极驱动电路连接到多条栅极线的第一端,第二栅极驱动电路连接到栅极线的第二端,第一栅极驱动电路和第二栅极驱动电路基本上同时导通。第一栅极驱动电路和第二栅极驱动电路向奇数栅极线施加第一栅极信号,向偶数栅极线施加第二栅极信号,其中,第一栅极信号具有第一预充电时间段和与该第一预充电时间段相邻的第一激活时间段,第二栅极信号具有第二预充电时间段和与该第二预充电时间段相邻的第二激活时间段。
-
-
-
-
-
-
-
-
-