用于使用选择的访问技术向长期演进(LTE)蜂窝网络登记设备的设备和方法

    公开(公告)号:CN113994739A

    公开(公告)日:2022-01-28

    申请号:CN202080044248.1

    申请日:2020-04-24

    Abstract: 一种设备(1)具有用于使用第一访问技术与LTE网络(30)通信且用于使用第二访问技术与LTE网络(31)通信的无线电(15)。所述设备(1)配置成访问存储所接收的身份数据的身份数据存储器(14;19)。所述设备(1)包含用于存储访问技术识别信息的访问技术识别存储器(14;19),所述访问技术识别信息识别与存储在所述身份数据存储器(14;19)中的身份数据相关联的访问技术。所述设备(1)使用选择的访问技术向LTE蜂窝网络(2;30,31)登记。所述设备(1)处理所述访问技术识别信息以确定存储在所述身份数据存储器(14;19)中的所述身份数据是否与所述选择的访问技术相关联,且在其相关联时将所述身份数据发送到所述LTE网络(2;30,31)。

    接收器、操作接收器的方法和计算机可读存储介质

    公开(公告)号:CN107070471B

    公开(公告)日:2021-04-16

    申请号:CN201710191018.8

    申请日:2017-02-10

    Abstract: 本发明涉及接收器、操作接收器的方法和计算机可读存储介质。基于动态测量的接收器去激活。公开了用于基于动态测量选择性地去激活接收器的部分的装置、方法、装置和系统。方法的一个实施方式包括:由接收器接收无线信号;在所述无线信号内的分组的前导码期间识别所述分组;在所述分组的所述前导码期间确定是否不能以大于阈值的可靠性对所述分组解码;以及在所述分组的所述前导码期间确定不能以大于所述阈值的可靠性对所述分组解码之后,至少在所述分组的预期持续时间使所述接收器的至少部分掉电。

    系统间的精确定时
    23.
    发明公开

    公开(公告)号:CN112602031A

    公开(公告)日:2021-04-02

    申请号:CN201980055744.4

    申请日:2019-06-24

    Abstract: 集成电路系统(2)包含第一处理模块4和第二处理模块6。所述第一处理模块(4)包含第一处理器(12)、第一时钟(10)和第一存储器(14);所述第二处理模块(6)包含第二处理器(18)、第二时钟(16)和第二存储器(20)。所述第一处理模块(4)向所述第二处理模块(6)发送时间标记信号,并且将所述第一时钟(10)的第一值存储到所述第一存储器(14),所述信号在所述第一时钟处发送。所述第二处理模块(6)将所述第二时钟(16)的第二值存储到所述第二存储器(20),所述信号在所述第二时钟处接收。所述第一处理模块(4)向所述第二处理模块(6)发送命令,其中所述命令包括任务相对于所述第一值的执行时间。所述第二处理模块(6)确定相对于所述第二值的所述任务的所述执行时间,并且在所述执行时间执行所述任务。

    数据处理方法
    24.
    发明授权

    公开(公告)号:CN107750358B

    公开(公告)日:2021-03-16

    申请号:CN201680035393.7

    申请日:2016-06-16

    Abstract: 一种电子数据处理设备,包括:处理器(1);串行接口,其包括用于输入数据(16)的连接及用于输出数据(18)的连接;用以控制串行接口的硬件串行接口控制器(6);以及用以接收输入数据的接收缓冲器(22)。处理器被设置为自动地读取被写入接收缓冲器的数据。该设备被设置为使得处理器可向串行接口控制器指示无法接受数据。控制器被设置为通过从输出串行连接发送拒绝消息以响应于输入数据以及防止输入数据被放置于接收缓冲器中。

    振荡器校准
    25.
    发明授权

    公开(公告)号:CN107113002B

    公开(公告)日:2020-10-27

    申请号:CN201580068496.9

    申请日:2015-12-14

    Abstract: 一种锁相回路,其包括:可控振荡器(102);可变分频器布置(108、110),其从所述可控振荡器(102)获得信号并以可变量划分所述信号以提供较低频率信号;σ‑δ调制器(112),其经布置以将控制输入提供到所述可变分频器布置(108、110);和相位检测器(104),其由所述较低频率信号和参考时钟触发;其中所述锁相回路经布置可以正常模式和校准模式操作,在正常模式中所述可控振荡器(102)由来自所述相位检测器(104)的电压控制,在校准模式中所述可控振荡器(102)由来自从所述可变分频器布置(108、110)接收输入的校准模块(114)的信号用数字方式控制。

    无线电通信
    26.
    发明公开
    无线电通信 审中-实审

    公开(公告)号:CN111615851A

    公开(公告)日:2020-09-01

    申请号:CN201880086904.7

    申请日:2018-12-20

    Abstract: 一种无线电收发器包括一个或多个硬件资源,例如处理器;存储器;外围设备;算法硬件加速器;和/或射频组件。蜂窝通信无线电设备(20)能在活动模式(24a,24b)和非活动模式(26a,26b)下操作,在所述活动模式下所述蜂窝通信无线电设备访问所述一个或多个硬件资源以传输和/或接收蜂窝通信信号,在所述非活动模式下所述蜂窝通信无线电设备不访问所述一个或多个硬件资源。被布置成使用所述一个或多个硬件资源来接收定位信号(28a,28b)的全球导航卫星系统无线电设备(22)仅在所述蜂窝通信无线电设备在所述非活动模式(26a,26b)下操作时才访问所述一个或多个硬件资源。

    可更新集成电路无线电
    27.
    发明授权

    公开(公告)号:CN105830021B

    公开(公告)日:2020-04-03

    申请号:CN201480069617.7

    申请日:2014-11-26

    Abstract: 一种集成电路无线电通信装置(1),包含处理装置(7)、存储器(13)、及无线电通信逻辑(17)。该存储器(13)存储(i)引导程序(22),(ii)在固件存储区域的固件模块(23),以及(iii)在软件‑应用存储区域的软件应用(27)。该固件模块(23)包含用于根据预定的无线电协议来控制无线电通信逻辑(27)的指令,以及软件应用(27)包括用于调用该固件模块(23)的无线电‑通信功能的指令。该引导程序(22)或该固件模块(23)包含用于使用无线电通信逻辑(17)来接收新的固件模块(40)的指令,以及该引导程序(22)或该固件模块(23)包含用于存储新的固件模块(40)在软件‑应用存储区域的指令,使得软件应用的至少一部分被新的固件模块(40)所重写。该引导程序(22)包含用于从软件‑应用存储区域移动或复制新的固件模块(40)到固件存储区域。

    频率合成器
    28.
    发明授权

    公开(公告)号:CN106105038B

    公开(公告)日:2019-08-30

    申请号:CN201580013310.X

    申请日:2015-03-05

    Abstract: 一种锁相环频率合成器,配置成为无线电发射机或接收机提供目标频率的输出信号。该合成器包括:以第一频率操作的电压控制振荡器(2);第一固定频率的分频器(8),配置成提供第二频率的第一输出(10、12),其中所述第二频率是所述第一频率的固定分数;预分频器,配置成提供所述第二频率的可变分频,以产生第三频率,所述预分频器包括:第二分频器(14),连接至所述第一输出(12)并且以第二频率提供第二输出;以及相位选择器装置(16),配置成选择性地改变所述第二输出的相位以便改变所述第二频率;频率控制器(20),控制所述预分频器并由此控制所述第三频率;以及相位检测器(4),基于基准信号和取决于所述第三频率的信号之间的比较来控制所述电压控制振荡器(2);其中合成器被配置成使得所述第一输出(10、12)提供所述目标频率的输出信号。

    射频接收器
    29.
    发明公开

    公开(公告)号:CN108370239A

    公开(公告)日:2018-08-03

    申请号:CN201680073831.9

    申请日:2016-10-31

    Abstract: 一种射频接收器设备,包括:接收器输入端,被布置成接收具有频谱内的一个或多个频率分量的信号;滤波器,具有滤波器输出阻抗;和放大器,包括连接至滤波器输出端的放大器输入端(134a,134b)、放大器输出端(72a,72b)、至少一个射频输入晶体管(144a,144b)和包括至少一个反馈电阻器(146a,146b)的反馈电路。所述设备被布置成可选择地可操作于:第一模式,在所述第一模式中,放大器分别具有第一反馈电阻和跨导值使得放大器输入阻抗和滤波器输出阻抗基本上相同;和第二模式,在所述第二模式中,具有第二反馈电阻和跨导值使得当在滤波器和放大器之间连接预定外部阻抗匹配电路(160)时,放大器输入阻抗和滤波器输出阻抗基本上相同。

    微处理器接口
    30.
    发明公开

    公开(公告)号:CN108351380A

    公开(公告)日:2018-07-31

    申请号:CN201680063176.9

    申请日:2016-10-25

    Abstract: 集成电路设备包括:第一功率域(100),第一功率域(100)包括处理器(2)和连接到处理器的非易失性存储器(10);以及第二功率域(200),第二功率域(200)包括连接到非易失性存储器的访问端口(12)。访问端口还连接到适用于连接到调试器的电接口(4)。

Patent Agency Ranking