运算电路及神经形态器件
    11.
    发明授权

    公开(公告)号:CN113646912B

    公开(公告)日:2024-02-27

    申请号:CN202080005430.6

    申请日:2020-02-27

    Inventor: 寺崎幸夫

    Abstract: 本发明提供一种运算电路,其具备:电阻变化元件,其具有第一端子、第二端子以及第三端子这三个端子,能够改变电阻值;第一电极,其与所述第一端子连接;第二电极;第三电极;第一开关元件,其连接于所述第二电极和所述第二端子之间;第二开关元件,其连接于所述第三电极和所述第三端子之间;电容器,其连接于将所述第二端子与所述第一开关元件之间的连接的传输线和地线之间。

    神经网络装置、信号生成方法及程序

    公开(公告)号:CN111801693B

    公开(公告)日:2024-02-23

    申请号:CN201980016765.5

    申请日:2019-01-11

    Inventor: 寺崎幸夫

    Abstract: 神经网络装置具备:抽取部,其通过将输入信号的离散值基于预先确定的阈值变换为比输入信号的量化级数少的级数的离散值而生成抽取信号;调制部,其通过对抽取部生成的抽取信号的离散值进行脉冲宽度调制,生成通过脉冲宽度表示抽取信号的离散值的脉冲宽度调制信号;加权部,其包含神经形态元件,该神经形态元件通过将与可变的特性的值对应的权重相对于调制部生成的脉冲宽度调制信号进行乘法运算,输出脉冲宽度调制信号被加权了的加权信号。(56)对比文件Shinhyun Choi et al..Data Clusteringusing Memristor Networks.SCIENTIFICREPORTS.2015,Neural Network Construction和图2.陈琼,郑启伦,凌卫新.采用计数器存储权值的人工神经网络的实现.计算机工程与应用.2001,(第20期),全文.

    磁壁移动型磁记录元件及磁记录阵列

    公开(公告)号:CN110797059B

    公开(公告)日:2023-06-23

    申请号:CN201910593777.6

    申请日:2019-07-03

    Abstract: 本发明提供一种磁壁移动型磁记录元件,其具备:在第一方向上层叠的第一磁化固定部、在与所述第一方向交叉的第二方向上延伸且包含磁壁的磁记录层、夹持于所述第一磁化固定部和所述磁记录层之间的非磁性层、和与所述磁记录层电连接的第一通孔部,从所述第一方向俯视,所述第一通孔部的至少一部分位于在所述第二方向上从所述第一磁化固定部离开的位置,从所述第一方向俯视,所述磁记录层具有包含与所述第一磁化固定部重叠的位置的第一部分,在与所述第二方向正交的第三方向上,所述第一通孔部的宽度比所述磁记录层的第一部分的所述位置的宽度宽。

    运算电路和神经形态器件
    14.
    发明公开

    公开(公告)号:CN114127970A

    公开(公告)日:2022-03-01

    申请号:CN202080051410.2

    申请日:2020-02-27

    Abstract: 一种运算电路,其具备:电阻变化元件,其具有第一端子、第二端子和第三端子这三个端子,能够使电阻值变化;输入线,其与所述第一端子连接;电容器,其与所述第二端子连接,位于所述第二端子与基准电位之间;第一开关元件,其与所述第三端子连接;配线,其经由所述第一开关元件与所述第三端子连接;第二开关元件,其与所述配线的第一端连接;和第三开关元件,其与所述配线的第二端连接。

    积和运算器、逻辑运算器件、神经形态器件及积和运算方法

    公开(公告)号:CN113261005A

    公开(公告)日:2021-08-13

    申请号:CN201980079429.5

    申请日:2019-01-09

    Abstract: 本发明提供一种积和运算器,其具备:多个积运算部,其将与输入值对应的输入信号乘以权重,生成输出信号,并输出所述输出信号;电流检测部,其在从根据所述输入信号的输入的向所述积运算部的寄生电容的充电引起的第一过渡响应收敛且成为恒定状态的时间到产生根据所述输入信号的输入的来自所述积运算部的寄生电容的放电引起的第二过渡响应前的时间,从所述输入信号以规定的时间延迟检测多个所述积运算部输出的电流,然后,执行以一定时间间隔检测多个所述积运算部输出的电流的电流检测处理;和运算部,其基于所述电流检测部每所述一定时间间隔检测的电流,对与所述输出信号的总和关联的值进行运算。

    积和运算器、逻辑运算器件、神经形态器件及积和运算方法

    公开(公告)号:CN113261005B

    公开(公告)日:2025-01-14

    申请号:CN201980079429.5

    申请日:2019-01-09

    Abstract: 本发明提供一种积和运算器,其具备:多个积运算部,其将与输入值对应的输入信号乘以权重,生成输出信号,并输出所述输出信号;电流检测部,其在从根据所述输入信号的输入的向所述积运算部的寄生电容的充电引起的第一过渡响应收敛且成为恒定状态的时间到产生根据所述输入信号的输入的来自所述积运算部的寄生电容的放电引起的第二过渡响应前的时间,从所述输入信号以规定的时间延迟检测多个所述积运算部输出的电流,然后,执行以一定时间间隔检测多个所述积运算部输出的电流的电流检测处理;和运算部,其基于所述电流检测部每所述一定时间间隔检测的电流,对与所述输出信号的总和关联的值进行运算。

    积和运算器、积和运算方法、逻辑运算装置和神经形态器件

    公开(公告)号:CN112771533B

    公开(公告)日:2024-10-01

    申请号:CN201880098174.2

    申请日:2018-11-08

    Inventor: 寺崎幸夫

    Abstract: 本发明的积和运算器包括:生成与多个数据各自对应的信号的第一电路;具有第一运算电路的第二电路,所述第一运算电路使用电阻值可变的多个可变电阻元件中的每一个可变电阻元件,对由所述第一电路生成的多个所述信号各自乘以权重,来运算这些多个乘法结果的总和;第三电路,其运算与所述多个所述数据各自对应的值的加法结果,或者运算对所述加法结果进行了调整后得到的结果;和具有差分电路的第四电路,所述差分电路输出由所述第二电路的所述第一运算电路运算得到的结果和由所述第三电路运算得到的结果的差。

    运算电路及神经形态器件
    18.
    发明公开

    公开(公告)号:CN113646912A

    公开(公告)日:2021-11-12

    申请号:CN202080005430.6

    申请日:2020-02-27

    Inventor: 寺崎幸夫

    Abstract: 本发明提供一种运算电路,其具备:电阻变化元件,其具有第一端子、第二端子以及第三端子这三个端子,能够改变电阻值;第一电极,其与所述第一端子连接;第二电极;第三电极;第一开关元件,其连接于所述第二电极和所述第二端子之间;第二开关元件,其连接于所述第三电极和所述第三端子之间;电容器,其连接于将所述第二端子与所述第一开关元件之间的连接的传输线和地线之间。

    包含仿神经元件的阵列的控制装置、离散化步长的运算方法及程序

    公开(公告)号:CN111052152A

    公开(公告)日:2020-04-21

    申请号:CN201880055835.3

    申请日:2018-02-19

    Inventor: 寺崎幸夫

    Abstract: 一种阵列的控制装置,包含使与可变特性的值对应的权重与信号相乘的仿神经元件,其中,具备控制部,其使用离散化步长控制上述仿神经元件的上述特性,上述离散化步长基于使用了以比上述仿神经元件的上述特性的分解能高的精度求出的上述权重的真值的情况和使用了对上述仿神经元件的上述特性设定的上述离散化步长的情况以满足减小误差的规定的条件或增大精度的规定的条件的方式求出。

    闪烁存储系统
    20.
    发明授权

    公开(公告)号:CN1136503C

    公开(公告)日:2004-01-28

    申请号:CN96101114.9

    申请日:1996-01-30

    Abstract: 一个通过闪烁存储控制器(2)与主计算机(1)相连的闪烁存储器(20,21),所述控制器(2)具有一对数据总线(27,28)和一对缓冲存储器(22,23)。每条所述数据总线连至一个有关的闪烁存储器及一个与所述主计算机相连的有关的缓冲存储器。所述数据总线(22,23)被控制以便同时运行,从而使所述闪烁存储器以并行形式被同时访问。主计算机中的数据通过所述缓冲存储器和所述数据总线传送至所述闪烁存储器,反之亦然。

Patent Agency Ranking