时钟再生用信号生成方法以及时钟再生电路

    公开(公告)号:CN102047596B

    公开(公告)日:2013-09-25

    申请号:CN200980120096.2

    申请日:2009-04-22

    CPC classification number: H04J3/0691 H03L7/00 H04J3/07

    Abstract: 本发明由于即使在使能期间的1个周期的生成期间中插入了多个特定数据时,也可以消除使能期间的输出周期的偏差,所以其目的在于减少在再生时钟信号CK中产生的抖动。如(a)所示,在生成交替生成N个时钟数量的客户数据相对M个时钟数量的行数据的比例(N/M)的使能期间(EN)和禁止期间(D1~D4)而成的时钟再生用信号(ED)时,如(b)中的符号m0所示,以行数据中的填充脉冲检测为契机,如(c)所示,参照附加到时钟再生用信号(ED)上的相位信息,使禁止期间(D2)的相位前进与使能期间之间的禁止期间(例如1个时钟数量的期间)相当的相位量,生成时钟再生用信号(ED)。

    帧同步系统、帧同步电路和帧同步方法

    公开(公告)号:CN115516816B

    公开(公告)日:2025-02-18

    申请号:CN202180029580.5

    申请日:2021-04-12

    Abstract: 根据本发明的帧同步系统(1)包括:帧信号生成电路(20),用于生成包括多个第一帧信号的帧信号,第一帧信号包括第一帧同步信号和第一有效载荷信号,第一帧同步信号包括至少一个符号并具有被设置为低于第一有效载荷信号的平均振幅;以及帧同步电路(60),用于经由光传输路径(70)接收帧信号,从接收信号中检测第一帧同步信号,将接收信号划分为第一帧信号的符号长度的帧,在多个帧上将多个划分的帧的相同符号位置处的信号在IQ平面上的坐标值相加,并且确定通过基于相加结果在帧中进行大小比较识别的符号是第一帧同步信号。即使在高传输速率的情况下,也可以降低错误同步的概率,并且可以缩短帧同步之前的时间。

    纠错电路、纠错方法和通信装置
    13.
    发明公开

    公开(公告)号:CN116349136A

    公开(公告)日:2023-06-27

    申请号:CN202180071877.8

    申请日:2021-10-01

    Abstract: 根据本发明的纠错电路(20)包括:第一纠错处理电路(21),其被配置为对已经在行方向上经历了第一编码的阵列数据在行方向上执行纠错处理;检错处理电路(26),其被配置为对已经在列方向上经历了第二编码的阵列数据在列方向上执行检错处理;校正比特似然性计算电路(24),其被配置为计算每行的校正比特的似然性之和,每个校正比特是由第一纠错处理电路(21)校正的比特;高似然性行检测电路(25),其被配置为以从校正比特似然性计算电路(24)输出的各个行的校正比特的似然性之和的降序来检测阵列数据的行;以及第二纠错处理电路(27),其被配置为校正由检错处理电路(26)检测到错误的列和由高似然性行检测电路(25)检测到的行彼此交叉的比特。可以提供一种能够在抑制电路规模的同时改善传输特性的纠错电路。

    帧同步系统、帧同步电路和帧同步方法

    公开(公告)号:CN115516816A

    公开(公告)日:2022-12-23

    申请号:CN202180029580.5

    申请日:2021-04-12

    Abstract: 根据本发明的帧同步系统(1)包括:帧信号生成电路(20),用于生成包括多个第一帧信号的帧信号,第一帧信号包括第一帧同步信号和第一有效载荷信号,第一帧同步信号包括至少一个符号并具有被设置为低于第一有效载荷信号的平均振幅;以及帧同步电路(60),用于经由光传输路径(70)接收帧信号,从接收信号中检测第一帧同步信号,将接收信号划分为第一帧信号的符号长度的帧,在多个帧上将多个划分的帧的相同符号位置处的信号在IQ平面上的坐标值相加,并且确定通过基于相加结果在帧中进行大小比较识别的符号是第一帧同步信号。即使在高传输速率的情况下,也可以降低错误同步的概率,并且可以缩短帧同步之前的时间。

    时钟再生用信号生成方法以及时钟再生电路

    公开(公告)号:CN102047596A

    公开(公告)日:2011-05-04

    申请号:CN200980120096.2

    申请日:2009-04-22

    CPC classification number: H04J3/0691 H03L7/00 H04J3/07

    Abstract: 本发明由于即使在使能期间的1个周期的生成期间中插入了多个特定数据时,也可以消除使能期间的输出周期的偏差,所以其目的在于减少在再生时钟信号CK中产生的抖动。如(a)所示,在生成交替生成N个时钟数量的客户数据相对M个时钟数量的行数据的比例(N/M)的使能期间(EN)和禁止期间(D1~D4)而成的时钟再生用信号(ED)时,如(b)中的符号m0所示,以行数据中的填充脉冲检测为契机,如(c)所示,参照附加到时钟再生用信号(ED)上的相位信息,使禁止期间(D2)的相位前进与使能期间之间的禁止期间(例如1个时钟数量的期间)相当的相位量,生成时钟再生用信号(ED)。

Patent Agency Ranking