-
公开(公告)号:CN111506346B
公开(公告)日:2023-03-14
申请号:CN202010136564.3
申请日:2020-03-02
Applicant: 西安电子科技大学
Abstract: 本发明涉及一种机载雷达空时自适应处理器,包括:第一预处理板卡、第二预处理板卡、第一自适应板卡、第二自适应板卡、交换板卡、机箱和上位机,其中,第一预处理板卡连接在机箱上,并且连接上位机;第二预处理板卡连接在机箱上,并且连接上位机;第一自适应板卡连接在机箱上;第二自适应板卡连接在机箱上;交换板卡连接在机箱上;上位机连接交换板卡。该空时自适应处理器运算处理器少,成本低,功耗低,尽可能采用更少的运算处理器,实现整个机载雷达空时自适应处理器。
-
公开(公告)号:CN110988820B
公开(公告)日:2023-02-10
申请号:CN201911055367.2
申请日:2019-10-31
Applicant: 西安电子科技大学
IPC: G01S7/40
Abstract: 本发明属于雷达技术领域,具体涉及一种高性能杂波发生器的设计方法。获取高斯白噪声随机序列和线性调频信号;根据高斯白噪声随机序列和瑞利分布滤波器得到第一杂波序列;根据高斯白噪声随机序列和对数正态分布滤波器得到第二杂波序列;分别对第一杂波序列和第二杂波序列和线性调频信号进行卷积操作得到第一初级回波信号和第二初级回波信号;对所述第一初级回波信号和所述第二初级回波信号进行判断得到第一回波信号和第二回波信号。本发明很好的解决了添加回波信息之后杂波的幅度分布问题,在对包括有杂波信息的回波进行脉冲压缩,动目标处理之后仍保持杂波的幅度和功率特性,为雷达系统的设计与测试提供了良好的保障。
-
公开(公告)号:CN113485177A
公开(公告)日:2021-10-08
申请号:CN202110703298.2
申请日:2021-06-24
Applicant: 西安电子科技大学
IPC: G05B19/042
Abstract: 本发明属于数字信号处理领域,公开了一种基于FPGA实现的多通道信号预处理系统及方法,首先AD配置模块产生控制信号完成对8片AD芯片的配置,配置后AD芯片开始工作,将差分时钟和差分数据信号分别发送给FPGA中的AD时钟模块和AD数据模块,AD时钟模块将差分时钟转换单端时钟并送给AD数据模块,AD数据模块将差分数据信号转换为单通道数据信号,输出32通道数据给数字下变频模块做DDC处理,然后将处理结果送给光纤发送模块,通过光纤发送给下一级信号处理单元,该系统结构简单,其预处理方法能够解决现有数据采集系统存在的多通道采样数据不同步的问题,实现大规模多通道信号的数据采集,并通过数字下变频模块降低数据率。
-
公开(公告)号:CN110988820A
公开(公告)日:2020-04-10
申请号:CN201911055367.2
申请日:2019-10-31
Applicant: 西安电子科技大学
IPC: G01S7/40
Abstract: 本发明属于雷达技术领域,具体涉及一种高性能杂波发生器的设计方法。获取高斯白噪声随机序列和线性调频信号;根据高斯白噪声随机序列和瑞利分布滤波器得到第一杂波序列;根据高斯白噪声随机序列和对数正态分布滤波器得到第二杂波序列;分别对第一杂波序列和第二杂波序列和线性调频信号进行卷积操作得到第一初级回波信号和第二初级回波信号;对所述第一初级回波信号和所述第二初级回波信号进行判断得到第一回波信号和第二回波信号。本发明很好的解决了添加回波信息之后杂波的幅度分布问题,在对包括有杂波信息的回波进行脉冲压缩,动目标处理之后仍保持杂波的幅度和功率特性,为雷达系统的设计与测试提供了良好的保障。
-
-
-