-
公开(公告)号:CN100386960C
公开(公告)日:2008-05-07
申请号:CN200410048175.6
申请日:2004-06-21
Applicant: 精工爱普生株式会社
Inventor: 上条治雄
CPC classification number: G09G3/3696
Abstract: 本发明涉及一种半导体装置及显示装置,第一电路(20),连接在第一及第二电源线VL-1、VL-2和升压电源线VLU上。将第一及第二电源线VL-1、VL-2之间的电压升压到M(M是正整数)倍的电压在第一电源线VL-1和升压电源线VLU之间输出。第二电路(30)连接在第一电源线VL-1、升压电源线VLU及输出电源线VLO上,且,包括多个开关元件。第二电路(30)通过采用了在半导体装置外部设置的第一及第二端子T1、T2间连接的电容器C和第二端子T2上连接的开关元件的电荷泵的动作,在第一电源线VL-1和输出电源线VLO之间输出将由第一电路(20)生成的电压升压至N倍(M>N,N是整数)得到的电压。
-
公开(公告)号:CN1638277A
公开(公告)日:2005-07-13
申请号:CN200410102891.8
申请日:2004-12-24
Applicant: 精工爱普生株式会社
Inventor: 上条治雄
CPC classification number: H03K5/2481 , G01R19/16519 , G01R19/16542
Abstract: 提供一种可高精度地检测电源电压下降的比较电路及电源电路。比较电路(10),在第一及第二电源线之间,包括电流镜电路CM1、差动对(20)、第一电流源CS1。差动对(20)包括:增强型n第一MOS晶体管M1,其输入信号提供给其栅电极;耗尽型n型第二MOS晶体管M2,其源极与第一MOS晶体管M1的源极连接,其阈值电压比第一MOS晶体管M1的阈值电压小。第一MOS晶体管M1的栅电极由包含p型杂质的多晶硅构成,而第二MOS晶体管M2的栅电极则由包含n型杂质的多晶硅构成,同时,连接在第一电源线上,根据第二MOS晶体管M2的漏极电压输出输出信号Vout。
-
公开(公告)号:CN101154365A
公开(公告)日:2008-04-02
申请号:CN200710151755.1
申请日:2007-09-27
Applicant: 精工爱普生株式会社
Abstract: 本发明公开了可以在再利用电荷时实现高速化,并以简单结构优先实现低功耗化或优先实现低成本化的驱动电路、光电装置及电子设备。用于驱动光电装置的源极线的驱动电路包括:第一及第二源极短路电路,各源极短路电路用于使第一及第二源极线的各源极线和预设的源极短路节点短路;源极电荷存储用短路电路,用于使连接有源极用电容器的一端的源极电荷存储节点和源极短路节点短路;电压设定电路,用于向源极电荷存储节点提供预设的电压;节点短路电路,用于使对置电极电压输出节点和源极短路节点短路,其中,在对置电极电压输出节点上外加有向对置电极输出的电压,对置电极是与光电装置的像素电极隔着光电元件而设置的。
-
公开(公告)号:CN100356674C
公开(公告)日:2007-12-19
申请号:CN200410059408.2
申请日:2004-06-18
Applicant: 精工爱普生株式会社
Inventor: 上条治雄
CPC classification number: H02M3/07
Abstract: 本发明提供一种升压时钟生成电路及半导体装置,升压时钟生成电路(500)包括:第1开关电路(502),其连接在第1电源电压供给线和输出第1升压时钟的第1时钟输出线之间;第2开关电路(504),其连接在第2电源供给线和所述第1时钟输出线之间;第3开关电路(506),其连接在第3电源供给线和第2升压时钟输出的第2时钟输出线之间;第4开关电路(508),其连接在第4电源供给线和所述第2时钟输出线之间。所谓第1及第2开关电路和第3及第4开关电路分别为互斥地导通状态,第1及第3开关电路的电流驱动能力各异,第2及第4开关电路的电流驱动能力不同。
-
公开(公告)号:CN1574576A
公开(公告)日:2005-02-02
申请号:CN200410059409.7
申请日:2004-06-18
Applicant: 精工爱普生株式会社
Inventor: 上条治雄
IPC: H02M3/07
CPC classification number: H02M3/07 , H02M2001/009
Abstract: 本发明提供了一种升压电路,其包括第1电源线VL-1~第M(M为大于等于4的整数)电源线VL-M和第1电荷泵电路和第2电荷泵电路。各电荷泵电路包括第1升压电容器Cu1~第(M-2)升压电容器Cu(M-2),其中,第j(1≤j≤M-2,j为整数)升压电容器在第1期间连接在第j电源线和第(j+1)电源线之间,并且在第1期间经过后的第2期间连接在第(j+1)电源线和第(j+2)电源线之间。电荷泵电路在不同的相位通过电荷泵方式生成升压电压。
-
公开(公告)号:CN1573897A
公开(公告)日:2005-02-02
申请号:CN200410048175.6
申请日:2004-06-21
Applicant: 精工爱普生株式会社
Inventor: 上条治雄
CPC classification number: G09G3/3696
Abstract: 本发明涉及一种半导体装置及显示装置,第一电路(20),连接在第一及第二电源线VL-1、VL-2和升压电源线VLU上。将第一及第二电源线VL-1、VL-2之间的电压升压到M(M是正整数)倍的电压在第一电源线VL-1和升压电源线VLU之间输出。第二电路(30)连接在第一电源线VL-1、升压电源线VLU及输出电源线VLO上,且,包括多个开关元件。第二电路(30)通过采用了在半导体装置外部设置的第一及第二端子T1、T2间连接的电容器C和第二端子T2上连接的开关元件的电荷泵的动作,在第一电源线VL-1和输出电源线VLO之间输出将由第一电路(20)生成的电压升压至N倍(M>N,N是整数)得到的电压。
-
公开(公告)号:CN1282108A
公开(公告)日:2001-01-31
申请号:CN00121735.6
申请日:2000-07-24
Applicant: 精工爱普生株式会社
CPC classification number: G01R31/31701 , G01R31/31715 , G01R31/3187 , G06F1/24 , G09G2330/12
Abstract: 一种使脉宽可变的半导体集成电路,在检查工序是,使对锁存器输出进行初始化的复位信号的脉宽较宽,在通常使用时使该脉宽较窄。该半导体集成电路有:根据电源接通复位信号生成复位信号的复位信号生成电路;以及备有根据该复位信号使锁存器输出初始化的初始化电路的锁存电路。复位信号生成道路有以可变方式设定相当于复位信号的复位期间的脉宽的延迟电路。
-
-
-
-
-
-