-
公开(公告)号:CN109215707B
公开(公告)日:2023-09-01
申请号:CN201810699633.4
申请日:2018-06-29
Applicant: 瑞萨电子株式会社
IPC: G11C11/4076 , G06F13/16
Abstract: 本发明涉及一种半导体装置以及访问控制方法。考虑写入训练来实现访问控制。主设备发出包括读取请求和写入请求的访问请求。存储器控制器响应于由主设备发出的访问请求访问存储器。中央总线控制系统控制主设备发出的访问请求向存储器控制器的输出。训练电路在停止访问存储器的同时在存储器上进行训练。中央总线控制系统还控制在存储器上的训练的执行。在训练期间,中央总线控制系统抑制由主设备发出的访问请求当中的读取请求向存储器控制器的输出。
-
公开(公告)号:CN114116300A
公开(公告)日:2022-03-01
申请号:CN202110449370.3
申请日:2021-04-25
Applicant: 瑞萨电子株式会社
IPC: G06F11/14
Abstract: 本公开的各实施例涉及用于保护总线的半导体器件和方法。主设备接口通过复制第一数据来生成复制数据,并且基于复制数据生成错误检测代码。协议转换单元通过将第一数据从第一协议转换为第二协议来生成第二数据。从设备接口基于错误检测代码来检测复制数据中的错误。从设备接口还通过对第二数据或复制数据中的一项执行从第一协议或第二协议中的一个协议到另一个协议的转换,来生成第一验证数据。另外,从设备接口使用第二数据或复制数据中的另一项作为第二验证数据,将第二验证数据与第一验证数据进行比较。
-
公开(公告)号:CN106856663B
公开(公告)日:2022-01-07
申请号:CN201580018135.3
申请日:2015-10-01
Applicant: 瑞萨电子株式会社
IPC: G06F13/16
Abstract: 根据本发明的一种半导体装置包括:多个主控器(100);存储器控制器(400a);总线,其连接所述多个主控器(100)和所述存储器控制器(400a);QoS信息寄存器(610),其存储所述多个主控器(100)的QoS信息;权限授权数目控制器(602),其基于所述存储器控制器(400a)的缓冲器(401)的空间信息来计算可授权访问权限的数目;权限授权选择控制器(603a),其选择将基于所述QoS信息寄存器(610)的所述QoS信息和来自所述权限授权数目控制器(602)的所述可授权权限的数目来选择将被授予访问权限的主控器(100);以及请求发布控制器(201a),其不传送还未被授予来自所述权限授权选择控制器的访问权限的所述主控器(100)的请求。
-
公开(公告)号:CN110633232A
公开(公告)日:2019-12-31
申请号:CN201910531773.5
申请日:2019-06-19
Applicant: 瑞萨电子株式会社
IPC: G06F13/16 , G06F13/362
Abstract: 本公开的实施例涉及半导体器件和总线生成器。即使在各种条件下,也可以消除请求在总线上的停留,并且还可以提高存储器效率。主设备A、主设备B和主设备X中的每个主设备发布对存储器的访问请求。存储器控制器通过总线接收访问请求。中央总线控制单元通过向主设备授予对存储器的访问权限来控制向存储器控制器输出由主设备发布的访问请求。中央总线控制单元基于授予访问权限的主设备所发布的访问请求的访问大小来管理可以授予的权限的数目,该权限的数目指示可以授予的访问权限的数目,以及在可以授予的权限数目的范围内执行访问权限的授予。
-
公开(公告)号:CN109215707A
公开(公告)日:2019-01-15
申请号:CN201810699633.4
申请日:2018-06-29
Applicant: 瑞萨电子株式会社
IPC: G11C11/4076 , G06F13/16
CPC classification number: G06F13/1673 , G06F13/1605 , G06F13/1689 , G06F13/18 , G06F13/362 , G11C11/4076
Abstract: 本发明涉及一种半导体装置以及访问控制方法。考虑写入训练来实现访问控制。主设备发出包括读取请求和写入请求的访问请求。存储器控制器响应于由主设备发出的访问请求访问存储器。中央总线控制系统控制主设备发出的访问请求向存储器控制器的输出。训练电路在停止访问存储器的同时在存储器上进行训练。中央总线控制系统还控制在存储器上的训练的执行。在训练期间,中央总线控制系统抑制由主设备发出的访问请求当中的读取请求向存储器控制器的输出。
-
-
-
-