一种容量为16M×16bit的立体封装NORFLASH存储器

    公开(公告)号:CN203760449U

    公开(公告)日:2014-08-06

    申请号:CN201320682874.0

    申请日:2013-10-30

    Abstract: 本实用新型涉及一种容量为16M×16bit的立体封装NOR FLASH存储器,其特征在于,包括四个4Mb×16bit的NOR FLASH芯片,从下至上进行堆叠的一个引线框架层和四个芯片层,引线框架层上设有用于对外连接的引脚,四个NAND FLASH芯片分别一一对应地设于四个芯片层上;所述堆叠的一个引线框架层和四个芯片层经灌封、切割后在周边上露出电气连接引脚,并在外表面设有镀金连接线;镀金连接线将所述一个引线框架层和四个芯片层上露出的电气连接引脚进行相应连接,引线框架层的引脚作为对外接入信号与对外输出信号的物理连接物。本实用新型能相对降低占用印刷电路板的平面空间。

    一种容量为1M×8bit的立体封装EEPROM存储器

    公开(公告)号:CN203644769U

    公开(公告)日:2014-06-11

    申请号:CN201320682922.6

    申请日:2013-10-30

    CPC classification number: H01L2924/0002 H01L2924/00

    Abstract: 本实用新型涉及一种容量为1M×8bit的立体封装EEPROM存储器,其特征在于,包括八个128K×8bit的EEPROM芯片,还包括从下至上进行堆叠的一个引线框架层和八个芯片层,引线框架层上设有用于对外连接的引脚,八个EEPROM芯片分别分别一一对应地设置八个芯片层上;所述堆叠的一个引线框架层和八个芯片层经灌封、切割后在周边上露出电气连接引脚,并在外表面设有镀金连接线;镀金连接线将所述一个引线框架层和八个芯片层上露出的电气连接引脚进行相应连接,引线框架层的引脚作为对外接入信号与对外输出信号的物理连接物。本实用新型能相对降低占用印刷电路板的平面空间。

    一种容量为128K×40bit的立体封装EEPROM存储器

    公开(公告)号:CN203644766U

    公开(公告)日:2014-06-11

    申请号:CN201320682873.6

    申请日:2013-10-30

    CPC classification number: H01L2924/0002 H01L2924/00

    Abstract: 本实用新型涉及一种容量为128K×40bit的立体封装EEPROM存储器,其特征在于,包括五个128K×8bit的EEPROM芯片,还包括从下至上进行堆叠的一个引线框架层和五个芯片层,引线框架层上设有用于对外连接的引脚,五个EEPROM芯片分别一一对应地设置在五个芯片层上;所述堆叠的一个引线框架层和五个芯片层经灌封、切割后在周边上露出电气连接引脚,并在外表面设有镀金连接线;镀金连接线将所述一个引线框架层和五个芯片层上露出的电气连接引脚进行相应连接,引线框架层的引脚作为对外接入信号与对外输出信号的物理连接物。本实用新型能相对降低占用印刷电路板的平面空间。

    一种1553B总线测试板
    14.
    实用新型

    公开(公告)号:CN203054826U

    公开(公告)日:2013-07-10

    申请号:CN201220620821.1

    申请日:2012-11-21

    Abstract: 本实用新型涉及一种1553B总线测试板,其特征在于,包括:USB驱动模块,其设有与上位机的USB总线连接的USB接口,用于实现设于上位机的检测软件与数据处理模块进行数据交换;1553B电平转换模块,用于转换1553B总线电平以实现所述数据处理模块与1553B总线的数据交换;数据处理模块,其连接USB驱动模块、1553B电平转换模块,接收来自检测软件的控制指令并向1553B总线发出检测数据,然后从1553B总线接收反馈数据并进行分析运算以得出检测结果,再将检测结果发送到上位机的检测软件。本实用新型具有体积和重量相对较小、使用方便的优点。

    一种RS485/RS422总线测试板
    15.
    实用新型

    公开(公告)号:CN202939598U

    公开(公告)日:2013-05-15

    申请号:CN201220621497.5

    申请日:2012-11-21

    Abstract: 本实用新型涉及一种RS485/RS422总线测试板,其包括:USB驱动模块,其设有与上位机的USB总线连接的USB接口,用于实现设于上位机的检测软件与数据处理模块进行数据交换;数据处理模块,其设有用于连接RS485总线或RS422总线的通用数据串行接口,其连接USB驱动模块,其接收来自检测软件的控制指令并向RS485总线或RS422总线发出检测数据,然后从RS485总线或RS422总线接收反馈数据并进行分析运算以得出检测结果,再将检测结果发送到上位机的检测软件。本实用新型具有体积和重量相对较小、使用方便的优点。

    一种容量为256K×32bit的立体封装EEPROM存储器

    公开(公告)号:CN203644765U

    公开(公告)日:2014-06-11

    申请号:CN201320682871.7

    申请日:2013-10-30

    CPC classification number: H01L2924/0002 H01L2924/00

    Abstract: 本实用新型涉及一种容量为256K×32bit的立体封装EEPROM存储器,其特征在于,包括八个128K×8bit的EEPROM芯片,还包括从下至上进行堆叠的一个引线框架层和八个芯片层,引线框架层上设有用于对外连接的引脚,八个EEPROM芯片分别一一对应地设置在八个芯片层上;所述堆叠的一个引线框架层和八个芯片层经灌封、切割后在周边上露出电气连接引脚,并在外表面设有镀金连接线;镀金连接线将所述一个引线框架层和八个芯片层上露出的电气连接引脚进行相应连接,引线框架层的引脚作为对外接入信号与对外输出信号的物理连接物。本实用新型能相对降低占用印刷电路板的平面空间。

    一种容量为512M×8bit的立体封装NANDFLASH存储器

    公开(公告)号:CN203644763U

    公开(公告)日:2014-06-11

    申请号:CN201320682854.3

    申请日:2013-10-30

    CPC classification number: H01L2924/0002 H01L2924/00

    Abstract: 本实用新型涉及一种容量为512M×8bit的立体封装NAND?FLASH存储器,其特征在于,包括两个256M×8bit的NAND?FLASH芯片,还包括从下至上进行堆叠的一个引线框架层和两个芯片层,引线框架层上设有用于对外连接的引脚,两个NAND?FLASH芯片分别一一对应地设置在两个芯片层上;所述堆叠的一个引线框架层和两个芯片层经灌封、切割后在周边上露出电气连接引脚,并在外表面设有镀金连接线;镀金连接线将所述一个引线框架层和两个芯片层上露出的电气连接引脚进行相应连接,引线框架层的引脚作为对外接入信号与对外输出信号的物理连接物。本实用新型能相对降低占用印刷电路板的平面空间。

    一种容量为128M×16bit的立体封装SDRAM存储器

    公开(公告)号:CN203423175U

    公开(公告)日:2014-02-05

    申请号:CN201320387581.X

    申请日:2013-06-30

    Abstract: 本实用新型涉及一种容量为128M×16bit的立体封装SDRAM存储器,包括四个SDRAM芯片,还包括从下至上进行堆叠的一个引线框架层和四个芯片层,引线框架层上设有用于对外连接的引脚,一个芯片层上置放一个芯片;一个引线框架层和四个芯片层经灌封、切割后在周边上露出电气连接引脚,并在外表面设有镀金连接线;镀金连接线将所述一个引线框架层和四个芯片层上露出的电气连接引脚进行相应连接,引脚作为立体封装SDRAM存储器的对外接入信号与对外输出信号的物理连接物。本实用新型能相对降低占用印刷电路板的平面空间。

    一种立体封装EEPROM存储器
    19.
    实用新型

    公开(公告)号:CN203300638U

    公开(公告)日:2013-11-20

    申请号:CN201320230364.X

    申请日:2013-04-30

    CPC classification number: H01L2924/0002 H01L2924/00

    Abstract: 本实用新型涉及一种立体封装EEPROM存储器,包括多个EEPROM芯片,还包括从下至上进行堆叠的多个印刷电路板,所述多个印刷电路板包括一引脚印刷电路板及位于所述引脚印刷电路板上方的至少两块置放印刷电路板,引脚印刷电路板上设有用于对外连接的引脚,多个EEPROM芯片设于置放印刷电路板上但不全设于同一置放印刷电路板上;多个印刷电路板经灌封、切割后在周边上露出印刷电路线,并在外表面设有镀金连接线;镀金连接线将所述多个印刷电路板上露出的印刷电路线进行关联连接以形成:多个EEPROM芯片并联连接,引脚作为立体封装EEPROM存储器的对外接入信号与对外输出信号的物理连接物。本实用新型能相对降低占用印刷电路板的平面空间。

    一种立体封装MRAM存储器
    20.
    实用新型

    公开(公告)号:CN203103291U

    公开(公告)日:2013-07-31

    申请号:CN201220515592.7

    申请日:2012-09-29

    Inventor: 颜军 黄小虎

    CPC classification number: H01L2924/0002 H01L2924/00

    Abstract: 本实用新型涉及一种立体封装MRAM存储器,包括多个MRAM芯片,还包括从下至上进行堆叠的多个印刷电路板,所述多个印刷电路板包括一引脚印刷电路板及位于所述引脚印刷电路板上方的至少两块置放印刷电路板,引脚印刷电路板上设有用于对外连接的引脚,多个MRAM芯片设于置放印刷电路板上但不全设于同一置放印刷电路板上;多个印刷电路板经灌封、切割后在周边上露出印刷电路线,并在外表面设有镀金连接线;镀金连接线将所述多个印刷电路板上露出的印刷电路线进行关联连接以形成:多个MRAM芯片并联连接,引脚作为立体封装MRAM存储器的对外接入信号与对外输出信号的物理连接物。本实用新型能相对降低占用印刷电路板的平面空间。

Patent Agency Ranking