一种跨时钟域的寄存器读写电路及方法

    公开(公告)号:CN112712829B

    公开(公告)日:2024-07-02

    申请号:CN201911019799.8

    申请日:2019-10-24

    Abstract: 本发明提供一种跨时钟域的寄存器读写电路及方法,所述电路包括:读寄存器电路,连接在慢速时钟域的寄存器与快速时钟域的总线接口之间,用于在总线选中目标寄存器进行读操作时,多级缓存目标寄存器中的数据并将缓存的数据与原始数据比较,在两者相等时通知总线读取数据;写寄存器电路,连接在慢速时钟域的寄存器与快速时钟域的总线接口之间,用于在总线选中目标寄存器进行写操作时,对总线的写数据线锁存后向目标寄存器写入数据。本发明采用多级缓存目标寄存器数据并与原始数据比较的确认机制,以及采用锁存器结构进行写操作,可以有效避免异步信号的亚稳态风险,无需握手反馈即实现快速时钟域总线对慢速时钟域寄存器的快速写入。

    滤波电路、方法、装置、存储介质及电子设备

    公开(公告)号:CN115237844A

    公开(公告)日:2022-10-25

    申请号:CN202210794608.0

    申请日:2022-07-05

    Abstract: 本申请涉及通信技术领域,具体涉及一种滤波电路、方法、装置、存储介质及电子设备,解决了现有技术中I2C电路中出现毛刺信号的问题。该滤波电路应用于I2C电路,包括:控制电路,其与I2C电路连接,以用于获取I2C电路中的待滤波信号、应答信号、缓冲数据以及时钟信号,并根据其生成滤波控制信号;滤波计数电路,其与控制电路以及I2C电路连接,以用于根据滤波控制信号对待滤波信号进行计数滤波处理,并将滤波后的信号输出至I2C电路的数据线。该滤波电路用于对I2C总线通信中主从设备握手信号进行过滤,该滤波电路可以直接在原有的I2C电路嵌入,且不影响原有电路的任何时序以及功能,来达到去除I2C总线通信中主从设备握手过程中出现的毛刺信号。

    伽马校正电路、图像处理设备以及显示设备

    公开(公告)号:CN114283724A

    公开(公告)日:2022-04-05

    申请号:CN202111582006.0

    申请日:2021-12-22

    Abstract: 本申请公开了一种伽马校正电路、图像处理设备以及显示设备,涉及显示技术领域,通过数据比较模块来确定第一图像中当前像素值横坐标在分段伽马曲线中目标分段,并将目标分段输出至多路选择模块,根据当前像素值横坐标在分段伽马曲线中目标分段确定目标分段的段首横坐标和段尾横坐标,并基于目标分段对应的伽马值电路确定目标分段的段首纵坐标和段尾纵坐标,将以上坐标输入计算模块来得到输出像素值,进而筛除部分输入信号,以减少分离器件数目,提高数字图像处理速度。

    一种模数转换采集电路和芯片

    公开(公告)号:CN112152626A

    公开(公告)日:2020-12-29

    申请号:CN202011049101.X

    申请日:2020-09-29

    Abstract: 本申请涉及电路技术领域,提供一种模数转换采集电路和芯片,用于解决模数转换采集电路中输出数据处于亚稳态的问题。该电路包括:系统时钟,用于产生系统时钟信号;时钟生成模块,用于产生模数转换时钟信号;数据分离模块,用于接收单路数字信号和同步信号,并将所述单路数字信号转换为多路数字信号,并根据所述同步信号为每路数字信号生成数据有效信号;数据同步模块,包括第一采样单元和第二采样单元,所述第一采样单元用于在第一触发脉冲信号的控制下,采集所述模数转换时钟信号以及所述每路数字信号,输出数据锁存信号;所述第二采样单元在第二触发脉冲信号的控制下,采集所述数据锁存信号以及系统时钟信号,输出数据通道信号。

    单线通信时钟门控电路
    17.
    实用新型

    公开(公告)号:CN216718940U

    公开(公告)日:2022-06-10

    申请号:CN202122999086.1

    申请日:2021-12-01

    Abstract: 本实用新型公开了一种单线通信时钟门控电路。该电路包括:第一传输通路,第一传输通路的输入端与单线通信时钟门控电路的信号输入端相连,第一传输通路的输出端与二输入逻辑或门的第一输入端相连;第二传输通路,第二传输通路的输入端与单线通信时钟门控电路的信号输入端相连,第二传输通路的输出端与二输入逻辑或门的第二输入端相连,第二传输通路用于将信号输入端输入的低电平信号转换为高电平信号后延迟输出到二输入逻辑或门的第二输入端,或者将信号输入端输入的高电平信号转换为低电平信号后延迟输出到二输入逻辑或门的第二输入端;二输入逻辑或门,二输入逻辑或门的输出端与时钟源相连。本实用新型解决了实时控制时钟的产生和稳定器的工作,降低MCU系统功耗和解决系统工作稳定性的问题。

Patent Agency Ranking