一种集成电路后端布线管理系统、布线管理方法和芯片

    公开(公告)号:CN110895649A

    公开(公告)日:2020-03-20

    申请号:CN201810969625.7

    申请日:2018-08-23

    Abstract: 本发明公开了一种集成电路后端布线管理系统、布线管理方法和芯片,应用于集成电路上,集成电路包括源端和目的端,还包括布线管理单元,源端和目的端分别通过信号连线与布线管理单元连接,布线管理单元用于管理源端信号连线和目的端信号连线,将源端信号连线的输入信号逻辑映射到目的端信号连线上。本发明设置了布线管理单元,减少众多模块间的信号线互连,减轻后端布线设计的压力,降低布线难度,减少布线占据芯片面积,各信号互连走线无需绕很长的路径,改善了各互连信号时序参数,加速时序收敛,有效缓解项目进度压力,进一步提升芯片以及应用系统的稳定性和可靠性,并且逻辑资源占用较小,一定程度降低了芯片的成本,提升产品市场竞争力。

    一种数据采集系统及其控制方法、装置、设备和介质

    公开(公告)号:CN110647067A

    公开(公告)日:2020-01-03

    申请号:CN201910790289.4

    申请日:2019-08-26

    Abstract: 本发明公开了一种数据采集系统及其控制方法、装置、设备和介质,用以实现高速采集数据的同时,确保采集数据的完整以及采集到正确周期的数据。数据采集系统包括:信号传输线路,信号传输线路上串接有多个第一信号延时单元,每一个第一信号延时单元的输出端形成采集点;多个采集单元,采集单元与第一信号延时单元的采集点连接以采集采集点处的信号;时钟单元,用于产生控制信号;比较单元,用于将控制信号的周期与标准信号的周期进行比较,并根据比较结果,产生调整信号;调整单元,用于根据调整信号调整信号传输线路与时钟单元的供电电压,以使控制信号的周期与标准信号的周期的比值满足设定阈值范围。

    输入电压的控制方法、装置及存储介质

    公开(公告)号:CN110289761A

    公开(公告)日:2019-09-27

    申请号:CN201910555264.6

    申请日:2019-06-25

    Abstract: 本申请提供一种输入电压的控制方法、装置及存储介质,通过检测待输出到供电引脚的电压信号,其中,供电引脚为采用输入电压进行相应工作的电子器件的供电引脚;若确定电压信号的电压值未在额定电压范围,则将电压信号的电压处理到额定电压范围内后输出给供电引脚。当实时检测的待输出到电子器件供电引脚的电压信号的电压值未在额定电压范围时,通过将该电压信号的电压值处理到额定电压范围内并输出给供电引脚,可以确保电路中输入电子器件的电压能够处于额定电压范围内,进而保证电子器件能够实时工作在稳定可靠的状态中。

    调节发射功率的方法、装置、存储介质及信号收发设备

    公开(公告)号:CN108990036A

    公开(公告)日:2018-12-11

    申请号:CN201811133047.X

    申请日:2018-09-27

    Abstract: 本发明提供一种调节发射功率的方法、装置、存储介质及信号收发设备,所述方法包括:获取步骤,用于获取信号收发设备当前发送数据的重传率;第一判断步骤,用于判断所述获取步骤获取的所述重传率是否超过设定重传率阈值;调节步骤,用于若在所述第一判断步骤判断所述重传率超过所述设定重传率阈值,则根据所述信号收发设备的设定最大发射功率调节所述信号收发设备的当前发射功率。本发明提供的方案能够在保证通信质量的同时提供合理的发射功率,使信号收发设备不必一直保持最大发射功率,降低了设备的发射功耗。

    基于图像识别的回环检测方法及可移动设备

    公开(公告)号:CN112214629B

    公开(公告)日:2024-01-26

    申请号:CN201910631045.1

    申请日:2019-07-12

    Abstract: 本发明涉及回环检测技术领域,具体涉及一种基于图像识别的回环检测方法及可移动设备,通过获取可移动设备拍摄到的待识别图像,对待识别图像进行识别以得到待识别图像包括的物体信息,根据待识别图像包括的物体信息从第一链表中确定目标历史图像,从第二链表中获取目标历史图像中包括的物体信息,以及根据目标历史图像包括的物体信息和待识别图像包括的物体信息判断目标历史图像与待识别图像是否匹配,并匹配时根据待识别图像和目标历史图像对可移动设备的位姿以及地图信息进行校正以完成回环检测,并能有效提升回环检测的效率,有效保障回环检测的准确性,从而有效提升可移动设备的可靠性。

    一种集成电路后端布线管理系统、布线管理方法和芯片

    公开(公告)号:CN110895649B

    公开(公告)日:2023-05-23

    申请号:CN201810969625.7

    申请日:2018-08-23

    Abstract: 本发明公开了一种集成电路后端布线管理系统、布线管理方法和芯片,应用于集成电路上,集成电路包括源端和目的端,还包括布线管理单元,源端和目的端分别通过信号连线与布线管理单元连接,布线管理单元用于管理源端信号连线和目的端信号连线,将源端信号连线的输入信号逻辑映射到目的端信号连线上。本发明设置了布线管理单元,减少众多模块间的信号线互连,减轻后端布线设计的压力,降低布线难度,减少布线占据芯片面积,各信号互连走线无需绕很长的路径,改善了各互连信号时序参数,加速时序收敛,有效缓解项目进度压力,进一步提升芯片以及应用系统的稳定性和可靠性,并且逻辑资源占用较小,一定程度降低了芯片的成本,提升产品市场竞争力。

    一种数据处理方法、装置、设备及介质

    公开(公告)号:CN114697657A

    公开(公告)日:2022-07-01

    申请号:CN202011560226.9

    申请日:2020-12-25

    Inventor: 聂玉庆

    Abstract: 本发明公开了一种数据处理方法、装置、设备及介质。在对待压缩特征图进行保存时,根据待压缩特征图包含的像素点的特征值以及保存的特征值区间,确定该特征值所在的目标特征值区间,根据该像素点的特征值以及该目标特征值区间对应的标识值,确定该像素点对应的残差数据,根据该特征值的正负,确定目标符号值,根据目标符号值、标识值以及残差数据,确定像素点对应编码数据并保存,从而实现对待压缩特征图的保存。

    三角函数计算装置及电子设备

    公开(公告)号:CN112650973B

    公开(公告)日:2022-05-20

    申请号:CN201910964460.9

    申请日:2019-10-11

    Abstract: 本公开涉及三角函数计算技术领域,具体涉及一种三角函数计算装置及电子设备,用于解决相关技术中软件进行三角函数运算需要耗时较长占用CPU资源较大的技术问题。所述三角函数计算装置包括总线接口、连接于所述总线接口的功能寄存器以及连接于所述功能寄存器的三角函数加速器:所述总线接口被配置成连接电子设备;所述功能寄存器被配置成存储所述电子设备通过所述总线接口发送的用于运算三角函数所需的计算数据和所述三角函数加速器利用所述计算数据计算后的结果数据;所述三角函数加速器被配置成在所述功能寄存器存储所述计算数据后,根据所述计算数据触发使用预设的三角函数计算算法进行计算,并将计算后的结果数据发送至所述功能寄存器。

    一种卷积神经网络运算系统、方法及设备

    公开(公告)号:CN112784952A

    公开(公告)日:2021-05-11

    申请号:CN201911067990.X

    申请日:2019-11-04

    Abstract: 本发明公开了一种卷积神经网络运算系统、方法及设备,用以节省卷积神经网络运算的硬件成本,提高运算能力,所述系统包括:模型解码模块,用于将外部传输的卷积神经网络模型资源解码,得到卷积层模型,并将卷积层模型存储于模型存储模块;模型存储模块,用于存储卷积层模型;数据存储模块,用于存储图像数据和运算结果数据,用于基于卷积层模型,将数据存储模块中存储的图像数据进行卷积神经网络运算,并将运算后的运算结果数据存储于数据存储模块。

    一种跨时钟域的寄存器读写电路及方法

    公开(公告)号:CN112712829A

    公开(公告)日:2021-04-27

    申请号:CN201911019799.8

    申请日:2019-10-24

    Abstract: 本发明提供一种跨时钟域的寄存器读写电路及方法,所述电路包括:读寄存器电路,连接在慢速时钟域的寄存器与快速时钟域的总线接口之间,用于在总线选中目标寄存器进行读操作时,多级缓存目标寄存器中的数据并将缓存的数据与原始数据比较,在两者相等时通知总线读取数据;写寄存器电路,连接在慢速时钟域的寄存器与快速时钟域的总线接口之间,用于在总线选中目标寄存器进行写操作时,对总线的写数据线锁存后向目标寄存器写入数据。本发明采用多级缓存目标寄存器数据并与原始数据比较的确认机制,以及采用锁存器结构进行写操作,可以有效避免异步信号的亚稳态风险,无需握手反馈即实现快速时钟域总线对慢速时钟域寄存器的快速写入。

Patent Agency Ranking