-
公开(公告)号:CN109543260B
公开(公告)日:2021-02-02
申请号:CN201811333038.5
申请日:2018-11-09
Applicant: 珠海格力电器股份有限公司
IPC: G06F30/398
Abstract: 本发明公开了一种记录芯片版本号的电路、方法及存储介质,用以解决现有技术中存在的对芯片进行改版记录芯片的版本号时,会额外增加改版成本的技术问题。包括:由指定数量的位电路构成的版本号记录电路,用于记录所述芯片的当前版本号;位电路具有一个逻辑高电平信号的输入端,一个逻辑低电平信号的输入端,一个位信号的输出端,以及设置在芯片的奇数层的金属层中的奇层位子电路和设置在偶数层的金属层中的偶层位子电路,用于传输逻辑高电平信号和逻辑低电平信号;当任一奇数层或偶数层的金属层中的奇层位子电路或偶层位子电路的连接关系改变,使得逻辑高电平信号与逻辑低电平信号在位电路中的传输路径被对调后,对应的位电路输出的信号发生改变。
-
公开(公告)号:CN109543260A
公开(公告)日:2019-03-29
申请号:CN201811333038.5
申请日:2018-11-09
Applicant: 珠海格力电器股份有限公司
IPC: G06F17/50
Abstract: 本发明公开了一种记录芯片版本号的电路、方法及存储介质,用以解决现有技术中存在的对芯片进行改版记录芯片的版本号时,会额外增加改版成本的技术问题。包括:由指定数量的位电路构成的版本号记录电路,用于记录所述芯片的当前版本号;位电路具有一个逻辑高电平信号的输入端,一个逻辑低电平信号的输入端,一个位信号的输出端,以及设置在芯片的奇数层的金属层中的奇层位子电路和设置在偶数层的金属层中的偶层位子电路,用于传输逻辑高电平信号和逻辑低电平信号;当任一奇数层或偶数层的金属层中的奇层位子电路或偶层位子电路的连接关系改变,使得逻辑高电平信号与逻辑低电平信号在位电路中的传输路径被对调后,对应的位电路输出的信号发生改变。
-
公开(公告)号:CN210431386U
公开(公告)日:2020-04-28
申请号:CN201921330953.9
申请日:2019-08-15
Applicant: 珠海格力电器股份有限公司
IPC: H03K19/003 , H02H9/04
Abstract: 本实用新型涉及一种端口电路,包括多个静电保护电路,多个静电保护电路中至少两个静电保护电路的静电泄放端数量不同,在多个静电保护电路中,目标静电保护电路的电流输入端分别与一个或多个非目标静电保护电路的静电泄放端连接,所述非目标静电保护电路的静电泄放端数量多于所述目标静电保护电路的静电泄放端数量,其中,各所述静电保护电路的实际静电泄放端的数量总和大于各所述静电保护电路的自己的静电泄放端的数量总和。本实用新型通过将静电泄放端数量少的静电保护电路与静电泄放端数量多的静电保护电路的静电泄放端相连,从而增加了静电泄放端数量,加快了静电泄放速度,有效降低了元器件的损伤,同时操作简便,节约成本。(ESM)同样的发明创造已同日申请发明专利
-
-