电流反馈运算放大器电路

    公开(公告)号:CN102368680B

    公开(公告)日:2014-10-08

    申请号:CN201110291442.2

    申请日:2011-09-30

    Abstract: 本发明公开了一种电流反馈运算放大器电路,包括电源、偏置电流提供单元、第一共基-共射电流镜、第二共基-共射电流镜、静态偏置电路、输入缓冲级、电压转换级、驱动输出单元,驱动输出单元包括偏置电压电路和输出缓冲级,偏置电流提供单元分别通过第一共基-共射电流镜、第二共基-共射电流镜与输入缓冲级相连,用于提供偏置电流;静态偏置电路分别与输入缓冲级的反相输入端和电压转换级相连,用于稳定反相输入端静态工作点。本发明具有失调电压较低、带负载能力较强、转换速率较高的优点,且提高了整个运算放大器的精度和线性度。

    具有预加重功能的CML电平驱动电路

    公开(公告)号:CN102624374A

    公开(公告)日:2012-08-01

    申请号:CN201210114049.0

    申请日:2012-04-18

    Abstract: 本发明公开了一种具有预加重功能的CML电平驱动电路,包括主通道模块、延时控制模块和预加重控制模块,主通道模块将CMOS差分信号INP、INN转换为CML差分信号OUTP、OUTN;延时控制模块根据延时量控制信号和所述CMOS差分信号中的任一路产生与所述CML差分信号OUTP、OUTN相对应的正、反相延时控制信号DELAYA、DELAYB;预加重控制模块根据所述正、反延时控制信号DELAYA、DELAYB将输入电流信号输出叠加到相应的所述CML差分信号OUTP、OUTN上输出。本发明,对信号进行预加重的同时,能够完成信号从CMOS电平到CML电平的转换,并且预加重的深度和宽度都可以由用户来配置。

    一种用于模拟FIR滤波器的延迟链电路及其实现方法

    公开(公告)号:CN112448696B

    公开(公告)日:2022-09-13

    申请号:CN202011212130.3

    申请日:2020-11-03

    Abstract: 本发明涉及模拟集成电路设计技术领域,提供了一种用于模拟FIR滤波器的延迟链电路及其实现方法。按照vs1、…、vsn‑1顺序构成第一组输出子信号,且按照相应排列顺序分别与延迟链电路的n‑1个输出端口相连,受所述开关控制信号ck0控制;按照vs2、…、vsn‑1、vs0顺序构成第二组输出子信号,且按照相应排列顺序分别与延迟链电路的n‑1个输出端口相连,受所述开关控制信号ck1控制;按照上述构成第一组输出子信号和第二组输出子信号的关系,完成剩余的n‑2组输出子信号和相应开关的配组。本发明的电路相比于上述延迟链电路,提升了所获得的延迟副本的信号质量,显著缩小了集成电路芯片面积。

    一种用于模拟FIR滤波器的延迟链电路及其实现方法

    公开(公告)号:CN112448696A

    公开(公告)日:2021-03-05

    申请号:CN202011212130.3

    申请日:2020-11-03

    Abstract: 本发明涉及模拟集成电路设计技术领域,提供了一种用于模拟FIR滤波器的延迟链电路及其实现方法。按照vs1、…、vsn‑1顺序构成第一组输出子信号,且按照相应排列顺序分别与延迟链电路的n‑1个输出端口相连,受所述开关控制信号ck0控制;按照vs2、…、vsn‑1、vs0顺序构成第二组输出子信号,且按照相应排列顺序分别与延迟链电路的n‑1个输出端口相连,受所述开关控制信号ck1控制;按照上述构成第一组输出子信号和第二组输出子信号的关系,完成剩余的n‑2组输出子信号和相应开关的配组。本发明的电路相比于上述延迟链电路,提升了所获得的延迟副本的信号质量,显著缩小了集成电路芯片面积。

    带自动增益控制的集成跨阻放大器

    公开(公告)号:CN100499360C

    公开(公告)日:2009-06-10

    申请号:CN200510123737.3

    申请日:2005-11-22

    Abstract: 本发明涉及一种光通信领域中的带自动增益控制的集成跨阻放大器,其包括主放大器单元,用于放大输入的信号,初始增益设定电路,作为主放大器单元的反馈环路,与作为反馈电阻的N型场效应晶体管M6连接,自动增益控制电路,也作为主放大器单元的反馈环路,与作为反馈电阻的N型场效应管M7连接。根据本发明的放大器不仅包含了大动态范围的AGC功能,而且也减小了工艺参数变化对其的影响。

    用于两线串行接口的双向缓冲器电路

    公开(公告)号:CN108052475B

    公开(公告)日:2019-10-11

    申请号:CN201711156958.X

    申请日:2017-11-20

    Abstract: 本发明公开了一种用于两线串行接口的双向缓冲器电路,涉及模拟集成电路设计领域,包括:总线主机,其包括主机数据总线SDAM,主机数据总线SDAM通过上拉电阻RM与电源VDM相连,并通过寄生电容CM接地;总线从机,其包括从机数据总线SDAS,从机数据总线SDAS通过上拉电阻RS与电源VDS相连,并通过寄生电容CS接地;以及双向缓冲器,其包括缓冲器BUF1、缓冲器BUF2和开关信号CNCT,缓冲器BUF2的输出与缓冲器BUF1的输入相连的同时并均与主机数据总线SDAM相连,缓冲器BUF1的输出与缓冲器BUF2的输入相连的同时并均与从机数据总线SDAS相连,开关信号CNCT用于控制缓冲器BUF1和缓冲器BUF2的开启和关闭。本发明当总线布线距离较长或者总线上连接的总线从机过多时也不会影响总线信号质量。

    用于突发式光发射模块的自动平均光功率控制系统

    公开(公告)号:CN101350676B

    公开(公告)日:2011-05-04

    申请号:CN200810119324.1

    申请日:2008-09-03

    Abstract: 本发明涉及一种自动平均光功率控制系统,该系统包括偏置电流控制模块、激光器、背光二极管、模拟信号处理模块、数字信号处理模块;所述偏置电流控制模块进一步包括基准电流产生电路和偏置电流输出电路。该自动平均光功率控制系统的主要原理是控制激光器的偏置电流,该系统可以使激光器输出较为恒定的消光比,能够在很短的时间内迅速打开和关断偏置电流和调制电流,可设置激光器的最大偏置电流的范围,并且在激光器失效时,可输出激光器失效标志信号。

    用于突发式光发射模块的自动平均光功率控制系统

    公开(公告)号:CN101350676A

    公开(公告)日:2009-01-21

    申请号:CN200810119324.1

    申请日:2008-09-03

    Abstract: 本发明涉及一种自动平均光功率控制系统,该系统包括偏置电流控制模块、激光器、背光二极管、模拟信号处理模块、数字信号处理模块;所述偏置电流控制模块进一步包括基准电流产生电路和偏置电流输出电路。该自动平均光功率控制系统的主要原理是控制激光器的偏置电流,该系统可以使激光器输出较为恒定的消光比,能够在很短的时间内迅速打开和关断偏置电流和调制电流,可设置激光器的最大偏置电流的范围,并且在激光器失效时,可输出激光器失效标志信号。

Patent Agency Ranking