-
公开(公告)号:CN100387028C
公开(公告)日:2008-05-07
申请号:CN200510011511.4
申请日:2005-04-01
Applicant: 清华大学
IPC: H04L12/56
Abstract: 基于TCAM的解决范围匹配的并行IP包分类方法属于计算机网络技术中IP包转发和处理领域,其特征在于:他通过对IP包的分类规则定义其ID,并根据ID进而将分类规则划分成多个组,然后将各规则组分别存储在多个TCAM芯片内实现分布式的存储,在实现并行IP包分类的同时,无需显著的增加TCAM的使用量;同时,他充分利用常规TCAM中一些未被实用的比特,对规则中的范围域进行编码,使得某些本来需要用多条TCAM表项存储的规则,仅用一条TCAM表项即可存储,解决了TCAM的范围匹配问题,节省了TCAM的实用量。他具有吞吐量高,稳定性好和实现成本低的优点。
-
公开(公告)号:CN100347992C
公开(公告)日:2007-11-07
申请号:CN200410068849.9
申请日:2004-07-09
Applicant: 清华大学
Abstract: 实现线速对数据流按规则库近似匹配的可配置的硬件结构,属于计算机网络数据检测领域,其特征在于:所述的规则库匹配结构含有:单字匹配器阵列,包括配置输入的单字寄存器和比较器串连构成的单字比较器以及由配置输入的窗口寄存器和窗口状态机构成的窗口控制器;规则组合器阵列,它由输入为单字信号的与门与触发器串连而成;规则汇总器,由或门组成;上述三者依次串连:单字匹配器的数目与规则库中所含的不相同的单字个数相等;规则组合器的数目与规则库中所含的规则的数目相等;各规则组合器的输入信号的数目与该规则组合器实现的规则含有的单字数目相等。它主要应用于汉语等大字符集语言环境下的网络监测、过滤等领域。
-
公开(公告)号:CN1279725C
公开(公告)日:2006-10-11
申请号:CN200410000724.2
申请日:2004-01-16
Applicant: 清华大学
Abstract: 路由查找和流分类用的高速低功耗的匹配方法及其系统,属于计算机网络技术领域,其特征在于:它利用硬件的并行性,一次完成所有表项的某个域的比较,但每次只对一个域进行比较;某一个表项的某一个域是否进行比较由该表项上一个域的比较结果决定,如果上一个域已经比较失败,则当前域不再进行比较。它适合硬件实现,而且速度快,功耗低。它与传统的TCAM相比,硬件结构只需要消耗十分之一左右的功耗;对大的路由表或者流分类库,可以降到5%左右。
-
公开(公告)号:CN1702527A
公开(公告)日:2005-11-30
申请号:CN200510083931.3
申请日:2005-07-15
Applicant: 清华大学
IPC: G02F1/1337 , G02F1/1333
Abstract: 本发明涉及利用软刻技术制备液晶显示器用定向层的方法,属于液晶显示器制备技术领域。本方法包括:先制作具有表面起伏微图案的母板;再用表面复制的方法将母板表面起伏微图案转移到可固化的聚合物弹性体表面,得到具有微图案的软印章;最后采用可溶性聚合物的溶液作为“墨水”,用所述软印章将“墨水”压印在基板表面,揭起印章之后即得到用于诱导液晶分子定向的液晶定向层。本发明的制备方法利用了软刻技术的弹性软印章来制备微图案,具有工艺简单、容易控制、成本低、效率高等特点。
-
公开(公告)号:CN1588894A
公开(公告)日:2005-03-02
申请号:CN200410068849.9
申请日:2004-07-09
Applicant: 清华大学
Abstract: 实现线速对数据流按规则库近似匹配的可配置的硬件结构,属于计算机网络数据检测领域,其特征在于:所述的规则库匹配结构含有:单字匹配器阵列,包括配置输入的单字寄存器和比较器串连构成的单字比较器以及由配置输入的窗口寄存器和窗口状态机构成的窗口控制器;规则组合器阵列,它由输入为单字信号的与门与触发器串连而成;规则汇总器,由或门组成;上述三者依次串连:单字匹配器的数目与规则库中所含的不相同的单字个数相等;规则组合器的数目与规则库中所含的规则的数目相等;各规则组合器的输入信号的数目与该规则组合器实现的规则含有的单字数目相等。它主要应用于汉语等大字符集语言环境下的网络监测、过滤等领域。
-
公开(公告)号:CN1191697C
公开(公告)日:2005-03-02
申请号:CN02117629.9
申请日:2002-05-10
Applicant: 清华大学
Abstract: 可编程芯片中快速实现IP包头头校验方法及其头校验电路,属于IP包头头校验技术领域。其特征在于:先把IP包头5个数据周期中每个数据周期的两个16位元组相加求“和”,若有一位进位,则直接把该进位加到“和”的最低位,得一个新的“和”;再把得到的5个数据周期的5个这样的“和”用流水线的方法分次地把它们相加到一起,得到校验和,检查其是否等于16进制的“FFFF”,若是,则通过校验。其头校验电路的特征在于含有数据延迟通道和流水线头校验通道,后者由带进位的17位加法器和核心流水线串接而成,在两个分别管理着前、后各5个周期且又首尾衔接的状态机配合下完成把5个周期的已经把进位加到“和”的最低位的5个“和”再分次相加的任务。经在芯片Xcv600E-6上实现并验证,它可快速地进行头校验。
-
公开(公告)号:CN1558619A
公开(公告)日:2004-12-29
申请号:CN200410000724.2
申请日:2004-01-16
Applicant: 清华大学
Abstract: 路由查找和流分类用的高速低功耗的匹配方法及其系统,属于计算机网络技术领域,其特征在于:它利用硬件的并行性,一次完成所有表项的某个域的比较,但每次只对一个域进行比较;某一个表项的某一个域是否进行比较由该表项上一个域的比较结果决定,如果上一个域已经比较失败,则当前域不再进行比较。它适合硬件实现,而且速度快,功耗低。它与传统的TCAM相比,硬件结构只需要消耗十分之一左右的功耗;对大的路由表或者流分类库,可以降到5%左右。
-
公开(公告)号:CN1173531C
公开(公告)日:2004-10-27
申请号:CN03100606.X
申请日:2003-01-17
Applicant: 清华大学
IPC: H04L12/56
Abstract: 同时支持路由查找、IP包分类、ARP查找的方法及查找系统属于互联网路由技术领域,其方法的特征在于它能采用以下的操作完成路由查找、IP包分类、ARP查找三种不同功能及其任意的组合功能:用一个定时信号来周期性地控制执行路由表和分类规则库的外来刷新指令和系统内部的ARP老化刷新指令;另外,根据数据包包头信息执行路由查找和IP包分类指令,根据用于进行ARP查找的IP地址执行ARP查找指令,根据外来的用于刷新ARP表的以太网地址和IP地址完成ARP表刷新指令。它降低了路由器系统的复杂性,同时使系统的功能配置更灵活。
-
公开(公告)号:CN1170396C
公开(公告)日:2004-10-06
申请号:CN03102678.8
申请日:2003-02-14
Applicant: 清华大学
IPC: H04L12/56
Abstract: 基于FPGA的支持QoS用网络处理器系统及数据包处理方法属于IP技术领域,其特征在于:它是用FPGA实现的,含有:与多个以太网控制器互连的链路层处理电路;输入端与上述链路层处理电路相连的包头处理电路;同时与上述两者互连的查找电路;依次与包头处理电路相连的输入队列电路、调度电路、交换网络接口;依次与交换网络接口输出端相连的输出队列电路、包发送电路;分别与包头处理电路、查找电路和包发送电路相连的外接通用CPU的接口;位于查找电路和外接的TCAM之间接口;分别位于输入队列电路和输出队列电路的与它们各自的外接存储器之间的多队列FIFO存储器接口及交换网络接口。它能快速处理IP包,同时能支持IP QoS。
-
公开(公告)号:CN1150731C
公开(公告)日:2004-05-19
申请号:CN02100458.7
申请日:2002-02-01
Applicant: 清华大学
IPC: H04L29/02
Abstract: 本发明涉及一种基于内容可寻址存储器的路由查找系统,属网络技术领域。该查找系统包括路由查找协处理器,驱动电路,内容可寻址存储器和同步静态存储器。其中的路由查找协处理器为一可编程芯片,内容可寻址存储器通过驱动电路与路由查找协处理器相连,并接收路由查找协处理器的控制,上述的同步静态存储器与路由查找协处理器相连,由路由查找协处理器控制同步静态存储器的读与写。本发明系统的优点是最大查找速率可达50兆包/秒(MPPS),最大容量时可支持256K路由表项,并可扩展到1M路由表项,可进行实时刷新,通过简单的设置可以适用于IPv6。
-
-
-
-
-
-
-
-
-