-
公开(公告)号:CN1062082C
公开(公告)日:2001-02-14
申请号:CN94103974.9
申请日:1994-04-09
Applicant: 太阳诱电株式会社
CPC classification number: B41M5/52 , B41J3/4071 , B41M1/12 , B41M5/0082 , B41M5/506 , B41M5/5209 , B41M5/5218 , B41M5/5236 , B41M5/5254 , G11B7/24 , G11B7/244 , G11B7/246 , G11B7/2472 , G11B7/252 , G11B7/2534 , G11B7/2542 , G11B7/2595 , G11B7/26 , G11B23/40 , Y10S428/913 , Y10S430/146 , Y10T428/21
Abstract: 有保护透光基板上的记录部分的保护层的光信息媒体,可记录能够用激光进行光学读取的信息。在透光基板的再生光(读取光)入射面的反面形成水性印刷墨水可付着的亲水性树脂膜,在该亲水性树脂膜的表面容易印刷一定的文字和图案,而且印刷质量良好。例如可用喷墨打印机印刷文字和图案。
-
公开(公告)号:CN109069029A
公开(公告)日:2018-12-21
申请号:CN201780026146.5
申请日:2017-02-09
Applicant: 太阳诱电株式会社
IPC: A61B5/02 , A61B5/0245
Abstract: 在使用压电元件的高灵敏度的振动波形传感器中,为了不发生短路地抑制交流声的产生且提高可靠性,在基板(20)上设置一对导电片(22、23)和在导电片上连接有端子电极的压电元件(30),用具有导电性的环状的间隔件(40)包围它们的周围。在上述间隔件(40)的内侧以覆盖上述一对导电片(22、23)和上述压电元件(30)的方式设置有大致圆板状的覆盖部(44)。间隔件(40)的与基板(20)正交的截面形状是大致H形。在上述间隔件(40)的内侧根据需要填充有有机硅树脂(46)。上述覆盖部(44)用连续的面阻隔来自压电元件(30)的上表面的交流声,所以能够减小交流声。在上述基板(20)上且由上述间隔件(40)围成的区域以外设置有导电膜(24)。
-
公开(公告)号:CN104617944B
公开(公告)日:2018-03-16
申请号:CN201510074053.2
申请日:2011-06-13
Applicant: 太阳诱电株式会社
IPC: H03K19/177
CPC classification number: G11C8/10 , G11C7/00 , H03K19/1776 , H03K19/17796
Abstract: 本发明的课题是试图减少构成所希望的逻辑电路的存储元件块的总量。本发明的半导体装置具有:多个可编程逻辑部,该多个可编程逻辑部分别具有多个存储单元装置,且当向存储单元装置写入真值表数据时,该多个可编程逻辑部作为逻辑部件或连接部件工作;高速缓存部,该高速缓存部分别保持作为多个真值表数据的多个构成信息;构成控制部,在多个可编程逻辑部中的第一可编程逻辑部通过构成分支逻辑的第一构成信息而被重构的情况下,该构成控制部通过构成分支逻辑的分支目的地电路的第二构成信息对多个可编程逻辑部中的第二可编程逻辑部进行重构,构成控制部读出来自高速缓存部的多个构成信息,并将其写入到多个可编程逻辑部。
-
公开(公告)号:CN104617944A
公开(公告)日:2015-05-13
申请号:CN201510074053.2
申请日:2011-06-13
Applicant: 太阳诱电株式会社
IPC: H03K19/177
CPC classification number: G11C8/10 , G11C7/00 , H03K19/1776 , H03K19/17796
Abstract: 本发明的课题是试图减少构成所希望的逻辑电路的存储元件块的总量。本发明的半导体装置具有:多个可编程逻辑部,该多个可编程逻辑部分别具有多个存储单元装置,且当向存储单元装置写入真值表数据时,该多个可编程逻辑部作为逻辑部件或连接部件工作;高速缓存部,该高速缓存部分别保持作为多个真值表数据的多个构成信息;构成控制部,在多个可编程逻辑部中的第一可编程逻辑部通过构成分支逻辑的第一构成信息而被重构的情况下,该构成控制部通过构成分支逻辑的分支目的地电路的第二构成信息对多个可编程逻辑部中的第二可编程逻辑部进行重构,构成控制部读出来自高速缓存部的多个构成信息,并将其写入到多个可编程逻辑部。
-
公开(公告)号:CN102948077A
公开(公告)日:2013-02-27
申请号:CN201180028965.6
申请日:2011-06-13
Applicant: 太阳诱电株式会社
IPC: H03K19/173
CPC classification number: G11C8/10 , G11C7/00 , H03K19/1776 , H03K19/17796
Abstract: 本发明的课题是试图减少构成所希望的逻辑电路的存储元件块的总量。本发明提供一种半导体装置,包括:N(N为2以上的整数)根地址线、N根数据线和多个存储部,各存储部具有地址译码器和多个存储元件,该地址译码器对从上述N根地址线输入的地址进行译码并向字线输出字选择信号,该多个存储元件连接于上述字线与数据线,分别存储构成真值表的数据,并根据从上述字线输入的上述字选择信号,与上述数据线进行上述数据的输入输出,上述存储部的N根地址线分别连接于上述存储部的其他N个存储部的数据线,并且上述存储部的N根数据线分别连接于上述存储部的其他N个存储部的地址线。
-
公开(公告)号:CN102369668A
公开(公告)日:2012-03-07
申请号:CN201080013413.3
申请日:2010-03-24
Applicant: 太阳诱电株式会社
IPC: H03K19/177 , H01L21/82 , H03K19/00
CPC classification number: H03K19/17736 , H03K19/17728 , H03K19/17792
Abstract: 作为以往的可编程的半导体装置的FPGA或MPLD的性价比恶化,并且对较长信号线的考虑不充分。在由具有存储器和地址-数据对的多个MLUT构成的MLUT块中内置了触发器。并且,在相邻的MLUT之间的近距离布线中导入交替配置布线,在不相邻的MLUT之间的布线中设置了专用的间隔布线、进一步设置了环形布线网。
-
公开(公告)号:CN101155505B
公开(公告)日:2011-05-25
申请号:CN200710151553.7
申请日:2007-09-26
Applicant: 株式会社普利司通
IPC: H05K9/00
CPC classification number: H01Q17/00 , H05K9/0083 , Y10T428/26 , Y10T428/2982 , Y10T428/31504 , Y10T428/31551
Abstract: 本发明提供一种电波吸收材料,其可以牢固地粘接于软电缆、挠性印刷线路板,且可不需要剥离纸。一种电波吸收材料,其具备:热固化型粘接片1,其成为具有柔软性的固化物;含有铝硅铁粉的固化性树脂组合物层2,其形成于该热固化型粘接片的一侧的面上,成为具有柔软性的固化物。铝硅铁粉的平均粒径为30~100μm。固化性树脂组合物层中的铝硅铁粉的含有率为50~85wt%。
-
-
-
-
-
-