-
公开(公告)号:CN1755658B
公开(公告)日:2010-05-26
申请号:CN200510098130.4
申请日:2005-09-07
Applicant: 株式会社东芝
CPC classification number: G06F9/4893 , G06F1/206 , Y02D10/24
Abstract: 根据本发明的一个方面,可以在处理器之间平衡处理器的温度,从而抑制由于过热而发生的处理停止。例如,根据由温度传感器ts1到ts4感应的处理器P1到P4的温度,控制IC 13将其温度是最低的处理器分配到其热辐射是最高的任务。这样,便可以在处理器之间平衡处理器温度,并抑制由于过热而发生的处理停止。
-
公开(公告)号:CN100478922C
公开(公告)日:2009-04-15
申请号:CN200610160469.7
申请日:2006-11-28
Applicant: 株式会社东芝
Inventor: 金井达德
IPC: G06F12/14
CPC classification number: G06F21/79 , G06F11/1044
Abstract: 奇偶校验加法器通过将要写入到存储器的第一数据的奇偶校验加入到第一数据中来获得第二数据。访问密钥寄存器保存对于请求源而言唯一的访问密钥。第一操作单元,其通过计算第二数据和访问密钥之间的XOR来获得第三数据,由请求将数据写入存储器的请求源设定所述访问密钥。第二操作单元通过计算访问密钥和第三数据之间的XOR来获得第四数据。校正子计算器从第四数据计算校正子。确定单元根据所计算的校正子确定是否将第四数据作为所述第一数据输出。
-
公开(公告)号:CN100416540C
公开(公告)日:2008-09-03
申请号:CN200410007302.8
申请日:2004-02-27
Applicant: 株式会社东芝
CPC classification number: G06F9/544 , G06F9/5016
Abstract: 本发明公开了一种信息处理系统,在多个处理器(LS0、LS1、LS2)中分别设置局部存储器(LS0、LS1、LS2),各线程即使不访问共享存储器,只通过访问处理器内的局部存储器就能执行程序。另外,按照执行进行相互作用的对方线程的处理器,自动变更映射到有效地址EA空间上的与对方线程对应的处理器的局部存储器,所以各线程不用考虑分配对方线程的处理器就能高效地进行与对方线程的相互作用。因此,能高效地并行执行多个线程,实现使用多个处理器来高效地并行执行多个线程的系统。
-
公开(公告)号:CN101042682A
公开(公告)日:2007-09-26
申请号:CN200710084379.9
申请日:2007-02-28
Applicant: 株式会社东芝
CPC classification number: G06F12/1466 , G06F11/1016 , G06F12/1408 , G06F21/79
Abstract: 一种访问控制装置,包括:写入方校正子生成器,其生成写入方掩码数据的写入方校正子以对添加了奇偶校验码的数据进行掩码,所述写入方校正子与当所述写入方访问所述存储器时使用的写入方访问ID相关联,所述写入方请求将所述写数据写入所述存储器;写掩码生成器,其根据所述写入方校正子、所述写入方访问ID以及所述写入方在所述存储器中写入所述写数据的写地址来生成所述写入方掩码数据;第一XOR计算器,其通过计算所述添加了奇偶校验码的数据与所述写入方掩码数据之间的XOR来获得第一运算后数据;写地址转换器,其将所述写地址转换为根据所述写入方访问ID确定的另一个地址。
-
公开(公告)号:CN1295583C
公开(公告)日:2007-01-17
申请号:CN200410057495.8
申请日:2004-08-13
Applicant: 株式会社东芝
CPC classification number: G06F9/4887 , G06F1/3203 , G06F1/324 , G06F1/3275 , G06F1/3287 , G06F1/329 , G06F1/3296 , Y02D10/126 , Y02D10/13 , Y02D10/14 , Y02D10/171 , Y02D10/172 , Y02D10/24
Abstract: 一种以特定时间间隔定期执行实时操作的信息处理系统。所述系统包括执行把实时操作分配给一个处理器,以便该处理器以特定时间间隔定期执行实时操作的调度操作的单元;根据特定的时间间隔和关于处理器以第一运算速度执行实时操作所需时间的成本信息,计算处理器以第一运算速度执行实时操作的执行时间与每个特定时间间隔的比值的单元;和执行运算速度控制操作,以低于第一运算速度的第二运算速度运转处理器的单元,根据计算的比值,确定所述第二运算速度。
-
公开(公告)号:CN1182462C
公开(公告)日:2004-12-29
申请号:CN00129088.6
申请日:2000-09-29
Applicant: 株式会社东芝
IPC: G06F12/00
Abstract: 公开了一个事务处理系统,包括:读取单元,用于将作为事务处理目标的文件从稳定存储器装置读取到缓冲器区域;更新单元,用于通过将多个事务中每一个对所述文件进行的更新的内容和用于取消这些更新的信息写入到缓冲器区域上的所述文件,更新所述文件;写入单元,用于在所述多个事务中一个事务进行提交时,将所述文件写入稳定存储器装置中,所述文件包括所述一个事务所进行的提交更新的内容和其它非提交事务所进行的非提交更新的内容,和用于取消非提交更新所需要的信息,其中写入单元通过从所述文件删除用于取消被所述一个事务进行的提交更新所需要的信息来获得将被写入到稳定存储器装置的所述文件,如更新单元在缓冲器区域上被更新的。
-
公开(公告)号:CN1289966A
公开(公告)日:2001-04-04
申请号:CN00129219.6
申请日:2000-09-29
Applicant: 株式会社东芝
IPC: G06F12/00
CPC classification number: G06F9/466 , G06F11/1471 , G06F17/30227 , Y10S707/99943 , Y10S707/99952 , Y10S707/99953
Abstract: 这里发明的是一种能够实现由事务对多个文件的原子更新的事务文件系统。在该事务文件系统中,为事务从处理开始到执行、在缓冲区上所更新的一个或多个文件产生一个日志条目,该日志条目包含一种信息,用于验证某个事务在一种稳定的存储器设备上集体所做的所有更新。然后,在执行该事务时将该日志条目写到稳定的存储器设备中。
-
公开(公告)号:CN108572923A
公开(公告)日:2018-09-25
申请号:CN201710759641.9
申请日:2017-08-30
Applicant: 株式会社东芝
IPC: G06F12/02
Abstract: 本发明涉及管理装置、信息处理装置以及管理方法。延长非易失性存储部的寿命。实施方式的管理装置管理由处理电路对第一存储部以及包括多个页面的非易失性存储部进行的数据的读出和写入。管理装置具备设定存储部、存取处理部以及管理部。设定存储部存储表示关于多个页面中的各个页面执行第一存取处理或者第二存取处理中的哪一个的存取方法。管理部在被设定为第二存取处理的第三页面的品质为基准值以下的情况下,将针对第三页面的存取方法从第二存取处理变更为第一存取处理。
-
公开(公告)号:CN103677209A
公开(公告)日:2014-03-26
申请号:CN201310398746.8
申请日:2013-09-05
Applicant: 株式会社东芝
IPC: G06F1/32
CPC classification number: G06F1/3275 , G06F1/3228 , G06F1/324 , G06F1/3265 , G06F1/3287 , Y02D10/126 , Y02D50/20
Abstract: 本发明公开了控制设备、数据处理设备、控制器及其控制方法。根据实施例的控制设备包括数据处理单元、数据处理指示单元,和电源控制单元。数据复制单元将第一存储器中的数据复制到第二存储器,第二存储器的电力消耗小于第一存储器的电力消耗。所述数据将在第一数据处理单元处被处理。数据处理指示单元指示第一数据处理单元处理复制到第二存储器中的所述数据。电源控制单元在第一数据处理单元正在处理复制到第二存储器中的所述数据的同时将用于第一存储器的电力从第一电力切换为第二电力。第一电力是当所述数据从第一存储器被复制到第二存储器时供应给第一存储器的电力。第二电力低于第一电力。
-
公开(公告)号:CN103543815A
公开(公告)日:2014-01-29
申请号:CN201310283567.X
申请日:2013-07-08
Applicant: 株式会社东芝
IPC: G06F1/32
CPC classification number: G06F1/3234 , G06F1/3275 , Y02D10/13 , Y02D10/14 , Y02D50/20
Abstract: 根据一个实施例,一种信息处理设备包括处理器、第一存储器和电源控制器。第一存储器被配置为在其中存储表示处理的数据。该处理器被配置为执行与所述数据相关的处理。电源控制器被配置为当处理器跳转到处理器等待中断的空闲状态时停止向第一存储器供应电力,并且当处理器在空闲状态中接收到中断时开始向第一存储器供应电力。当处理器在空闲状态中接收到中断时,处理器执行第一存储器的初始化来将第一存储器设置成可从处理器访问第一存储器的状态。
-
-
-
-
-
-
-
-
-