-
公开(公告)号:CN110911388B
公开(公告)日:2023-07-04
申请号:CN201910112588.2
申请日:2019-02-13
Applicant: 株式会社东芝 , 东芝电子元件及存储装置株式会社
Inventor: 松山宏
IPC: H01L25/07 , H01L23/31 , H01L23/367 , H01L23/373 , H01L23/498
Abstract: 提供一种半导体装置,能够降低电感。实施方式的半导体装置具备:基板;金属层;设置在金属层之上、且具有上部电极和下部电极的半导体芯片;与上部电极电连接的第一配线板,设置在基板的上方,具有第一板状部、第二板状部和第三板状部,第一板状部与第二板状部平行,第三板状部连接在第一板状部的一端和第二板状部的一端;以及与金属层电连接的第二配线板,设置在基板的上方,具有第五板状部、第六板状部和第七板状部,第五板状部与第六板状部平行,第七板状部连接在第五板状部的一端和第六板状部的一端,第一板状部和第二板状部设置在第五板状部与第六板状部之间,半导体芯片位于包含第五板状部的平面和包含第六板状部的平面之间。
-
公开(公告)号:CN110299340B
公开(公告)日:2023-03-14
申请号:CN201810851496.1
申请日:2018-07-30
Applicant: 株式会社东芝 , 东芝电子元件及存储装置株式会社
Inventor: 松山宏
IPC: H01L23/492
Abstract: 实施方式涉及半导体装置,具备:基板,设置在框体中;第1半导体芯片,设置在基板的上方,并具有第1上部电极、第1下部电极和第1栅极电极;板状的第一极电极,具有沿第1方向设置在框体之外的第1第一极端子和沿与第1方向相反方向的第2方向设置在框体之外的第2第一极端子,该第一极电极的一部分设置在框体中;以及板状的第二极电极,具有沿第1方向设置在框体之外的第1第二极端子和沿第2方向设置在框体之外的第2第二极端子,该第二极电极的一部分设置在框体中,与第一极电极对置设置。
-
公开(公告)号:CN110911388A
公开(公告)日:2020-03-24
申请号:CN201910112588.2
申请日:2019-02-13
Applicant: 株式会社东芝 , 东芝电子元件及存储装置株式会社
Inventor: 松山宏
IPC: H01L25/07 , H01L23/31 , H01L23/367 , H01L23/373 , H01L23/498
Abstract: 提供一种半导体装置,能够降低电感。实施方式的半导体装置具备:基板;金属层;设置在金属层之上、且具有上部电极和下部电极的半导体芯片;与上部电极电连接的第一配线板,设置在基板的上方,具有第一板状部、第二板状部和第三板状部,第一板状部与第二板状部平行,第三板状部连接在第一板状部的一端和第二板状部的一端;以及与金属层电连接的第二配线板,设置在基板的上方,具有第五板状部、第六板状部和第七板状部,第五板状部与第六板状部平行,第七板状部连接在第五板状部的一端和第六板状部的一端,第一板状部和第二板状部设置在第五板状部与第六板状部之间,半导体芯片位于包含第五板状部的平面和包含第六板状部的平面之间。
-
公开(公告)号:CN110299340A
公开(公告)日:2019-10-01
申请号:CN201810851496.1
申请日:2018-07-30
Applicant: 株式会社东芝 , 东芝电子元件及存储装置株式会社
Inventor: 松山宏
IPC: H01L23/492
Abstract: 实施方式涉及半导体装置,具备:基板,设置在框体中;第1半导体芯片,设置在基板的上方,并具有第1上部电极、第1下部电极和第1栅极电极;板状的第一极电极,具有沿第1方向设置在框体之外的第1第一极端子和沿与第1方向相反方向的第2方向设置在框体之外的第2第一极端子,该第一极电极的一部分设置在框体中;以及板状的第二极电极,具有沿第1方向设置在框体之外的第1第二极端子和沿第2方向设置在框体之外的第2第二极端子,该第二极电极的一部分设置在框体中,与第一极电极对置设置。
-
-
-