电流驱动装置及显示装置
    11.
    发明授权

    公开(公告)号:CN100353400C

    公开(公告)日:2007-12-05

    申请号:CN200410042125.7

    申请日:2004-05-09

    CPC classification number: G09G3/3241 G05F3/262 G09G3/3283 G09G2320/0209

    Abstract: 本发明公开了一种电流驱动装置及显示装置,其目的在于:提供一种在将它用于显示装置的情况下,能够抑制显示不一致性等图像显示失真的电流驱动装置。电流驱动装置,包括:基准电流源58、接在基准电流源58上的第一MIS场效应晶体管53、与第一MIS场效应晶体管53构成电流镜电路并用以分配基准电流的多个电流分配用MIS场效应晶体管55、接在电流分配用MIS场效应晶体管55上的电流输入用MIS场效应晶体管57、具有与电流输入用MIS场效应晶体管57构成电流镜电路的MIS场效应晶体管并用以提供像素电路的驱动电流的多个电流供给部59。具有了多个电流分配用MIS场效应晶体管55以后,便能抑制电流供给部53内的MIS场效应晶体管的栅极电位的变动,从而能够抑制在显示装置中产生交叉串扰现象。

    模拟电路自动调整系统
    12.
    发明公开

    公开(公告)号:CN1591246A

    公开(公告)日:2005-03-09

    申请号:CN200410068217.2

    申请日:2004-08-25

    CPC classification number: G01R35/005 G01R31/316

    Abstract: 一种模拟电路自动调整系统,对特性按照输入的设定值变化的模拟电路—调整对象电路(2)进行调整,包括:存放值,作为所述设定值,向所述调整对象电路(2)输出的设定值存放部(26);检测所述调整对象电路(2)的特性后输出的特性检测部(12);求出所述设定值后输出,以便使所述调整对象电路2的特性最佳化的第1特性变更部(16);使用与所述第1特性变更部(16)不同的算法,求出更新所述设定值的值后输出,以便维持所述调整对象电路(2)的特性的第2特性变更部(18);选择所述第1及第2特性变更部(16、18)的输出中的某一个,将其存放到所述设定值存放部(26)的选择器(24)。可自动调整模拟电路以便始终以最佳的特性动作。

    低通滤波电路、反馈系统及半导体集成电路

    公开(公告)号:CN1540867A

    公开(公告)日:2004-10-27

    申请号:CN200410033571.1

    申请日:2004-04-06

    Inventor: 道正志郎

    Abstract: 本发明公开了一种低通滤波电路、反馈系统及半导体集成电路。其目的在于:对于特别适合作为PLL和DLL中的环路滤波器使用的低通滤波电路,使其避免发生伴随电容元件的小型化而带来的电路面积、电路复杂度及电阻值增大等次要问题,实现与以往相同的滤波特性。在具备相互串联的电容元件31及电阻元件32的环路滤波器30A中,在电阻元件32一侧设置输入端IN1,同时,在电容元件31与电阻元件32的连接处设置输入端IN2。并且,给输入端IN1提供电流Ip。另一方面,从输入端IN2抽出为提供给输入端IN1的电流Ip的一部分的电流αIp,使流入电容元件31的电流小于流入电阻元件32的电流。

    模拟存储器及图像处理系统

    公开(公告)号:CN1168096C

    公开(公告)日:2004-09-22

    申请号:CN98808872.X

    申请日:1998-09-25

    CPC classification number: G11C27/04 G11C27/024

    Abstract: 本发明提供了一种拥有存储模拟信号的多个存储元件的模拟存储器,其特征在于:备有输出用来使上述多个存储元件中的某一存储元件进行写入或者读出操作的地址选择信号的地址生成装置;上述地址生成装置和各个存储元件间的上述地址选择信号的传输路线的构成可做到:当上述地址选择信号驱动各个存储元件时,它的电气特性一致并且不会使该模拟存储器的输出信号里产生固定型噪声,在上述地址生成装置和各存储元件间,设置有将上述地址选择信号暂时地存储一下,再将它输出的暂时存储装置,上述暂时存储装置的构成,使它对各存储元件的输出特性一致。

    液晶驱动装置和液晶驱动单元

    公开(公告)号:CN1387178A

    公开(公告)日:2002-12-25

    申请号:CN02120363.6

    申请日:2002-05-23

    CPC classification number: G09G3/3685 G09G2310/027 G09G2310/04

    Abstract: 本发明公开了一种液晶驱动装置和液晶驱动单元,目的旨在将液晶驱动装置的结构简化。其结构是与液晶显示器107的各像素对应的数字信号DS由D/A变换部104变换为模拟信号AS。CCD延迟线103根据传输时钟信号TCK顺序传输输入的模拟信号AS。信号输出部110在接收到驱动控制信号SDC时从CCD延迟线103取得模拟信号AS,作为液晶显示器107的像素信号PS而输出。按照该结构,不需要与每一扫描线的像素数对应的大量的D/A变换器。

    模拟存储器及图像处理系统

    公开(公告)号:CN1269907A

    公开(公告)日:2000-10-11

    申请号:CN98808872.X

    申请日:1998-09-25

    CPC classification number: G11C27/04 G11C27/024

    Abstract: 旨在降低模拟存储器的固定型噪声。地址生成部(10)和存储模拟信号的各个存储元件(21)间的地址选择信号(SL)的传送路线的构成,可做到:在地址选择信号(SL)驱动各个存储元件(21)时,其电气特性不会使模拟存储器的输出信号里产生固定型噪声,且基本上一致。在地址生成部(10)和各个存储元件(21)之间,设置有暂时存储地址选择信号并将它输出的缓冲部(50),并使该缓冲部(50)对每一个存储元件(21)的输出特性都一样。还有,该缓冲部(50)和各个存储元件(21)间的布线的构成,使其电气特性基本上一致。这样,各个存储元件(21)的电荷馈通噪声基本上就一致了,固定型噪声被抑制。

    梳状滤波器及其调整方法
    18.
    发明公开

    公开(公告)号:CN1220517A

    公开(公告)日:1999-06-23

    申请号:CN98125216.8

    申请日:1998-12-16

    CPC classification number: H04N9/78

    Abstract: 一种梳状滤波器是通过以相互不同的延迟时间使输入信号延迟的第1及第2延迟电路12及13以及取它们的和或差的运算器15实现梳状的频率特性。输入信号转换开关11在图象信号SI的消隐期间选择输出具有规定振幅的DC信号的测试信号TEST取代图象信号SI。检测器20把在输入测试信号TEST时的输出信号SO与基准信号REF相比较并根据这个差调整增益可变放大器14的增益。这种装置不需要大容量电容元件,提供容易构成单个LSI的产品。

    德尔塔西格玛调制器、积分器、及无线通信装置

    公开(公告)号:CN103081363A

    公开(公告)日:2013-05-01

    申请号:CN201180042958.1

    申请日:2011-04-28

    CPC classification number: H03M3/50 H03F3/45076 H03M3/438

    Abstract: 本发明的德尔塔西格玛调制器具备:积分器(1),具有运算放大器(10);量化器(2),对积分器的输出进行量化;第一D/A变换器(3),将量化器的数字输出变换为电流信号,向运算放大器的反相输入端进行负反馈;前馈路径(4),将积分器的输入信号前馈至量化器的输入端;和第二D/A变换器(5),将量化器的数字输出变换为电流信号,向量化器的输入端进行负反馈。积分器(1)具有:电阻元件(11),一端与该积分器的输入信号连接、且另一端与运算放大器的反相输入端连接;n个电容性电路(12),在运算放大器的反相输入端与输出端之间彼此串联连接;和n-1个电阻元件(13),各自的一端与电容性电路彼此的连接点连接、且另一端与公共节点连接。

    谐振器以及过采样A/D变换器

    公开(公告)号:CN102171926A

    公开(公告)日:2011-08-31

    申请号:CN200980138684.9

    申请日:2009-03-27

    CPC classification number: H03M3/454 H03H11/1252 H03M3/404 H03M3/438

    Abstract: 电阻元件(11、12)及电容元件(23)分别被连接在节点(101)和运算放大器(10)的反相输入端、输出端及地线之间。电阻元件(14)及电容元件(25)被连接在节点(101)和信号输入端之间。电容元件(21、22)及电阻元件(13)分别被连接在节点(102)和运算放大器(10)的反相输入端、输出端及地线之间。电容元件(24、26)分别被连接在节点(102)和信号输入端、地线之间。在此,使将与节点(101)连接的元件并联连接的情况下的合成导纳和将与节点(102)连接的元件并联连接的情况下的合成导纳相等。

Patent Agency Ranking