用于机房供电的高压整流系统

    公开(公告)号:CN105406738B

    公开(公告)日:2017-11-14

    申请号:CN201510976874.5

    申请日:2015-12-23

    Abstract: 一种用于机房供电的高压整流系统,包括:第一和第二移相降压变压器、第一至第四整流柜;第一和第二移相降压变压器接收初始高压三相交流电并且对其进行降压处理;第一移相降压变压器使初始高压三相交流电后移第一预定相位以便将得到的第一相移降压交流电压传递给第一整流柜,使初始高压三相交流电前移第二预定相位以将得到的第二相移降压交流电压传递给第二整流柜;第二移相降压变压器使初始高压三相交流电前移第三预定相位以将得到的第三相移降压交流电压传递给第三整流柜,使初始高压三相交流电前移第四预定相位以将得到的第四相移降压交流电压传递给第四整流柜;而且,第一至第四整流柜分别将第一至第四相移降压交流电压进行整流以便负载提供直流电。

    芯片功耗实时检测方法
    12.
    发明公开

    公开(公告)号:CN105629052A

    公开(公告)日:2016-06-01

    申请号:CN201510980225.2

    申请日:2015-12-23

    CPC classification number: G01R21/06

    Abstract: 本发明提供了一种芯片功耗实时检测方法,包括:设立测试电路,所述测试电路包括:依次串联的保险丝、电源电路和电子负载,连接在保险丝两端的用于测量保险丝两端的电压值的电压测量装置,与电压测量装置连接的数模转换装置,以及与数模转换装置连接的计算装置;设置电子负载为不同功耗值,利用测试电路测量流经保险丝的输入电流值;利用电子负载实际功耗值和输入电流拟合出曲线公式,其中曲线公式以输入电流为自变量,以功耗值为因变量;基于曲线公式,根据被测芯片的输入电流值推算出被测芯片的实际功耗值。

    一种适用于多路并联电路的电流采样方法

    公开(公告)号:CN113804948A

    公开(公告)日:2021-12-17

    申请号:CN202111201763.9

    申请日:2021-10-15

    Abstract: 本发明提供一种适用于多路并联电路的电流采样方法,属于功耗测量技术领域。该适用于多路并联电路的电流采样方法S1:获取多组负载电流I和与负载电流I相对应的引脚电压Vpc;S2:获取负载电流I与引脚电压Vpc之间的待定关系式I=a*Vpc+b,其中a、b均为未知的常量,将多组负载电流I和引脚电压Vpc分别代入I=a*Vpc+b中,形成多个关系式组;S3:通过线性回归算法对多个关系式组进行分析,分别获取常量a的值为A、常量b的值为B,获取线性关系式I=A*Vpc+B;S4:将实际电压V实际代入线性关系式I=A*Vpc+B中,获取此时电源输出的实际电流I实际。本发明具有电路简单、体系小、不破坏电路完整性、采集精度高等优点。

    一种处理器功耗管控方法及装置

    公开(公告)号:CN113641550A

    公开(公告)日:2021-11-12

    申请号:CN202110665322.8

    申请日:2021-06-16

    Abstract: 本发明公开了一种处理器功耗管控方法及装置,包括实时检测处理器的参数,将所述参数发送至维管系统,所述参数包括电流、电压和功耗数据;当检测到功耗数据超过报警阈值时,拉低硬件中断信号,触发所述维管系统的调压功能;当检测到功耗数据超过调压阈值时,所述维管系统发送调节指令至多相供电系统,对输出电压进行调节。本发明可以实现对处理器实际运行功耗的实时检测、当功耗超过设定阈值时则给出中断报警信号,触发维管系统对处理器的功耗进行介入管控。

    多处理器主板电源管理程序远程升级方法

    公开(公告)号:CN105573802B

    公开(公告)日:2018-11-13

    申请号:CN201510977263.2

    申请日:2015-12-23

    Abstract: 本发明提供了一种多处理器主板电源管理程序远程升级方法,包括:采用具有闪存程序存储器的电源管理芯片作为多处理器主板电源的电源管理芯片;在电源管理芯片的闪存程序存储器中写入用户程序和Bootloader程序;在电源管理芯片收到升级命令后,保存当前状态;在保存当前状态之后,启动Bootloader程序以通过Bootloader程序来擦除闪存程序存储器中的升级命令指示的当前的用户程序并烧写升级命令指示的新的用户程序;在烧写新的用户程序完成之后跳出Bootloader程序,并且恢复第三步骤中保存的当前状态。

    多处理器主板电源管理程序远程升级方法

    公开(公告)号:CN105573802A

    公开(公告)日:2016-05-11

    申请号:CN201510977263.2

    申请日:2015-12-23

    CPC classification number: G06F8/656

    Abstract: 本发明提供了一种多处理器主板电源管理程序远程升级方法,包括:采用具有闪存程序存储器的电源管理芯片作为多处理器主板电源的电源管理芯片;在电源管理芯片的闪存程序存储器中写入用户程序和Bootloader程序;在电源管理芯片收到升级命令后,保存当前状态;在保存当前状态之后,启动Bootloader程序以通过Bootloader程序来擦除闪存程序存储器中的升级命令指示的当前的用户程序并烧写升级命令指示的新的用户程序;在烧写新的用户程序完成之后跳出Bootloader程序,并且恢复第三步骤中保存的当前状态。

    一种针对电源模块噪声抑制的PCB电路板

    公开(公告)号:CN114040566A

    公开(公告)日:2022-02-11

    申请号:CN202111345368.8

    申请日:2021-11-15

    Abstract: 本发明提供一种针对电源模块噪声抑制的PCB电路板,属于电源状态测量技术领域。该针对电源模块噪声抑制的PCB电路板包括自上至下依次集成设置的电源模块层、金属机壳层、GND层、信号层。本发明为了实现噪声抑制,在金属机壳层整平面覆铜并多点可靠连接至电源模块金属基板;在GND层设置覆铜区域,覆铜区域在信号层上的投影至少能够覆盖信号层上的控制电路与信号走线所在的区域。通过以上措施,可以有效隔绝电源模块发出的电磁噪声对板上控制电路以及电路板邻近设备的干扰,保证控制电路及邻近设备的正常运行。由于本申请中的PCB电路板只有四层结构,所以本申请的PCB电路板在保证抗干扰能力的前提下可降低PCB电路板的生产成本。

    一种I2C通信总线的共模噪声抑制方法和总线网络

    公开(公告)号:CN110704354B

    公开(公告)日:2021-03-26

    申请号:CN201910870858.6

    申请日:2019-09-16

    Abstract: 本发明公开了一种I2C通信总线的共模噪声抑制方法和总线网络,方法包括:设置I2C总线包括数据线、数据线信号地、时钟线以及时钟线信号地;在每个参与I2C通信的设备的SDA引脚与I2C总线的数据线和数据线信号地之间增加第一共模滤波器,在每个参与I2C通信的设备的SCL引脚与I2C总线的时钟线和时钟线信号地之间增加第二共模滤波器,所述设备包括主机和从机。本发明能够提高抗干扰能力,端口处波形完整、质量高,且通信距离长、允许多次跨电路板传输。

Patent Agency Ranking