频率合成器及其中使用的电荷泵电路

    公开(公告)号:CN101253690A

    公开(公告)日:2008-08-27

    申请号:CN200580049848.2

    申请日:2005-12-28

    Inventor: 池田毅 宫城弘

    CPC classification number: H03L7/0895 H03L7/0891 H03L7/18

    Abstract: 一种频率合成器,具备:信号产生电路(8),根据相位比较器(3)输出的比较信号与具有比该信号短的脉冲宽度的来自晶体振荡电路(1)的时钟信号,产生以两信号的逻辑积获得的控制信号;以及电荷泵电路,依据信号产生电路(8)所输出的控制信号进行电容器的充电动作或放电动作。从而依据比以往的比较信号短的脉冲宽度的控制信号渐渐地进行电容器的充电动作或放电动作,即使降低电容器的电容值,也可以实质地增大时间常数,能使频率合成器稳定动作。

    时钟脉冲发生电路及音频系统

    公开(公告)号:CN101189798A

    公开(公告)日:2008-05-28

    申请号:CN200680013883.3

    申请日:2006-03-08

    Inventor: 宫城弘

    CPC classification number: H03L7/183

    Abstract: 本发明的目的在于提供一种能够简化结构的时钟脉冲发生电路及音频系统。时钟脉冲发生电路300设有:用具有32.768kHz共振频率的晶体振子10产生基准频率信号的振荡器12;与由振荡器12产生的基准频率信号同步而产生具有基准频率信号的M倍频率的信号的PLL电路;通过将由PLL电路产生的信号以分频比N1分频,产生具有32kHz频率的第1时钟脉冲信号CLK1的第1分频器30;通过将由PLL电路产生的信号以分频比N2分频,产生具有38kHz频率的第2时钟脉冲信号CLK2的第2分频器32;以及通过将由PLL电路产生的信号以分频比N3分频,产生具有48kHz频率的第3时钟脉冲信号CLK3的第3分频器34。

    接收器
    14.
    发明公开

    公开(公告)号:CN101431343A

    公开(公告)日:2009-05-13

    申请号:CN200810170496.1

    申请日:2008-11-04

    Inventor: 池田毅 宫城弘

    Abstract: 一种接收器,能够准确地校正I信号和Q信号的相位误差及振幅误差,有效地抑制镜像噪声。包括:IF信号生成部(10),生成中间频率信号;振幅误差校正处理部(15),当切换器(7I)和(7Q)选择IF信号生成部(10)所生成的中间频率信号时,设定振幅校正部(12)的增益,使得消除用于I信号的第一信号处理系统所处理的信号及用于Q信号的第二信号处理系统所处理的信号的振幅误差。取代处理实际的接收信号而生成的中间频率信号,使用IF信号生成部(10)所生成的中间频率信号执行振幅误差的校正,使用不包含由于混频器(4I)和(4Q)及90°移相器(6)自身的元件偏差而造成的相位误差的信号,能够不受相位误差的影响而准确地检测振幅误差。

    立体声解调器电路
    15.
    发明公开

    公开(公告)号:CN1679259A

    公开(公告)日:2005-10-05

    申请号:CN03819945.9

    申请日:2003-08-21

    Inventor: 古池刚 宫城弘

    CPC classification number: H04H40/72 H04B1/1676

    Abstract: 一种立体声解调器电路,包含至少一个噪声控制部分,当RSSI(接收电场强度)处于一个预定范围内时根据该RSSI实施一种噪声控制。该立体声解调器电路包含一个A/D变换器部分,将对应于该RSSI的信号进行A/D变换;并包含一个控制信号产生部分,当A/D变换中所得到信号的电平处于上述预定范围内时根据该信号的电平产生一个控制信号用于在噪声控制部分中进行噪声控制。控制信号产生部分包含一个偏移部分,使得从上述A/D变换中得到的信号在数字上偏移一个预定值,并按对应于噪声控制精度等级的比特数目截除一些低位比特。控制信号产生部分根据由该偏移部分得到的信号输出控制信号。

    滤波器电路
    16.
    发明授权

    公开(公告)号:CN1222107C

    公开(公告)日:2005-10-05

    申请号:CN01816933.3

    申请日:2001-09-26

    Inventor: 池田毅 宫城弘

    CPC classification number: H03H11/04 H03H11/1213

    Abstract: 本发明提供一种滤波器电路,具备连接于信号的输入端(IN)与输出端(OUT)之间的电容器(1)、及连接于电源(VDD)与地之间的MOS结构恒流电路(2),通过连接电容器(1)输出侧节点与恒流电路(2,3)的中间节点而构成滤波器,避免了因使用大电容值的电容器或大电阻值的电阻使得电路面积的增大,而只需通过调整流过恒流电路(2,3)的电流值即可降低滤波器的截止频率。

    低频衰减电路
    17.
    发明公开

    公开(公告)号:CN1663132A

    公开(公告)日:2005-08-31

    申请号:CN03814209.0

    申请日:2003-06-05

    Inventor: 古池刚 宫城弘

    CPC classification number: H04B1/005 H04B1/16 H04B1/406

    Abstract: FM/AM切换开关(31)选择FM检波信号或AM检波信号。电容(4)是为了从FM检波信号中滤除直流分量而设置的。低截止频率切换开关(33)通过控制信号从电阻Ra~Rc中选择被指示的电阻。由电容(4)及低截止频率开关(33)所选择的电阻构成高通滤波器。AM检波信号的低频分量通过该高通滤波器进行衰减。该高通滤波器的截止频率通过电阻的选择进行调整。

    噪声消除电路
    18.
    发明公开

    公开(公告)号:CN1620762A

    公开(公告)日:2005-05-25

    申请号:CN02828298.1

    申请日:2002-12-10

    Inventor: 宫城弘

    CPC classification number: H03H19/00 H03H11/26 H03H19/004 H03K5/1252

    Abstract: 一种整体模制在半导体衬底上的噪声滤波电路,用于提高滤去噪声分量的精度。该噪声滤波电路包括:高通滤波器,用于检测包含于输入信号中的噪声分量;脉冲发生电路,用于产生与检测到的噪声分量相匹配的脉冲信号;模拟延迟电路,用于使输入信号延迟预定时间长度并输出所述经过延迟的信号;以及输出电路,用于根据脉冲信号的输出定时滤去包含于该延迟信号中的噪声分量。模拟延迟电路(252)轮流使开关(51-56)导通,以在这些开关的相应时刻在每个电容(81-86)中保持输入信号的电压,以及使开关(61-66)导通,以在更新保持电压之前将其取出,从而使输入信号的输出定时延迟。

    接收机
    19.
    发明公开

    公开(公告)号:CN1528054A

    公开(公告)日:2004-09-08

    申请号:CN02813224.6

    申请日:2002-06-26

    Inventor: 宫城弘

    Abstract: 以提供一种可减少来自晶体振子的噪声串入的接收机为目的。作为单片部件10形成有构成FM接收机的高频放大电路11、混频电路12、本振13、中频滤波器14、16、中频放大器15、限幅电路17、FM检波电路18、立体声解调电路19、振荡器20、PLL电路21。作为外置部件的晶体振子31与振荡器20连接。该晶体振子31的固有振荡频率设定成其基本分量和谐波分量处于接收频带之外。

Patent Agency Ranking