一种6比特600兆赫兹采样频率折叠内插模数转换器

    公开(公告)号:CN101047386A

    公开(公告)日:2007-10-03

    申请号:CN200710038101.8

    申请日:2007-03-15

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体涉及一个6位600兆赫兹采样频率折叠内插模数转换器。可满足电池供电通讯设备的低功耗、低电源需要。本发明提出的折叠内插模数转换器,由采样保持电路40、参考电阻串41、第一级粗子预放大电路42、第二级粗子预放大电路43、细子预放大电路(44)、第一级折叠电路45、第二级折叠电路46、有源内插电路47、比较器48、编码电路49连接构成。本发明采用千欧数量级的大电阻作预放大单元、折叠单元和内插单元的负载,以及采用两级折叠的结构,因此本发明实现了低功耗的要求。

    一种低电源电压流水线型折叠内插模数转换器

    公开(公告)号:CN101645710A

    公开(公告)日:2010-02-10

    申请号:CN200910195049.6

    申请日:2009-09-03

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体为一种低电源电压流水线型折叠内插模数转换器。它由跟踪保持电路、参考电压电阻串、粗子预放大电路、细子预放大电路、第一采样开关、折叠电路、第二采样开关、内插电路、比较器和编码电路构成,其中采样开关采用栅压自举开关。该结构能够减小模数转换器关键路径的时间延迟,有效提高低电压折叠内插模数转换器的转换速率。

    可抑制采样时钟相位偏差影响的时间交错结构模数转换器

    公开(公告)号:CN101217278A

    公开(公告)日:2008-07-09

    申请号:CN200810032489.5

    申请日:2008-01-10

    Applicant: 复旦大学

    Abstract: 本发明属集成电路技术领域,具体为一种可抑制采样时钟相位偏差影响的时间交错模数转换器。它由前端采样保持电路、各个通道的采样保持电路、子模数转换器以及多路复用器组成。其中,子模数转换器由缓冲器、参考电阻串、两级粗子预放大电路、细子预放大电路、两级折叠电路、有源内插电路、比较器、编码电路连接构成。两个通道生成的二进制数字信号通过多路复用器输出,成为整个模数转换器的输出。本发明抑制了通道间采样时钟相位偏差的影响,其采用的采样保持电路也大大提高采样的动态性能,并抑制了采样开关的时钟馈通效应。

Patent Agency Ranking