-
公开(公告)号:CN104954142B
公开(公告)日:2017-06-20
申请号:CN201510318882.0
申请日:2015-06-11
Applicant: 哈尔滨工程大学
IPC: H04L12/02
Abstract: 本发明实施例提供一种子带拼接的宽带数据采集装置,所述装置包括:采集前端模块、数据处理模块和主控制模块;采集前端模块包括:下变频单元、带宽选择单元、控制单元和第一控制接口;所述数据处理模块包括:高采样率AD、高速多核心数字信号处理器、第一高速通信接口与第二控制接口;所述主控制模块包括:逻辑控制CPU、第二高速通信接口、第三控制接口和存储单元;所述逻辑控制CPU,用于设置所述采集前端模块以及控制所述数据处理模块;所述第三控制接口分别与所述第一控制接口、所述第二控制接口连接,所述第二高速通信接口与所述第一高速通信接口连接。该带拼接的宽带数据采集的装置容易实现且成本可控。
-
公开(公告)号:CN106789968A
公开(公告)日:2017-05-31
申请号:CN201611105965.2
申请日:2016-12-06
Applicant: 哈尔滨工程大学
IPC: H04L29/06
Abstract: 本发明提供的是一种弱化窃听信道下基于极化码的安全编码方法。1:信道联合和分裂;2:信道排序;3:挑选信息比特信道集合和固定比特信道集合;4:确定安全信道和非安全信道;5:更新“秘钥”;6:得到密文序列;7:生成待编码序列;8:生成编码矩阵;9:编码;10:调制;11:过信道;12:解调;13:译码;14:找出“秘钥”和密文;15:更新“秘钥”;16:得到解密后的非安全信道发送信息的估计序列;17:还原发送端发送的信息序列。本发明采用安全信道发送的信息序列对非安全信道发送的信息加密,使用的加密秘钥是随机的不容易被破解,从而提高了系统的安全性,安全信道和非安全信道都用来发送信息比特节省了信道资源。
-
公开(公告)号:CN104965802B
公开(公告)日:2017-04-12
申请号:CN201510319262.9
申请日:2015-06-11
Applicant: 哈尔滨工程大学
Abstract: 本发明提供一种基于CORBA标准的多功能射频综合一体化装置和系统,该装置包括:通过紧凑型外设组件互连标准CPCI总线互相连接的主控制模块、至少一个波形处理模块和至少一个射频RF模块,所述主控制模块、至少一个波形处理模块和至少一个射频RF模块以插拔式组件的方式连接到CPCI总线上;该波形处理模块,用于运行波形算法来进行信号处理;所述RF模块,用于提供信号的发射和接收通路;所述主控制模块,用于基于CORBA规范的软件通信架构SCA为上位机、波形处理模块和RF模块分别提供标准接口,以及根据接收的上位机指令,调用波形处理模块或RF模块执行相应的功能。该装置使用灵活度更高,并且能够根据商业标准减少开发费用。
-
公开(公告)号:CN104967458A
公开(公告)日:2015-10-07
申请号:CN201510318885.4
申请日:2015-06-11
Applicant: 哈尔滨工程大学
Abstract: 本发明实施例提供一种CPCI总线控制型射频接收板卡及收发板卡,该射频接收板卡包括:接收信道,用于对天线收到的2MHz~3000MHz射频信号进行滤波、放大、变频和自动增益控制的处理,完成从射频信号到70MHz或者220MHz中频信号的变频转换;第二频综系统,用于执行快速跳频,并产生所述接收信道所需要的点频本振;控制系统,用于处理CPCI接口协议命令,以及对所述第二频综系统进行配置;CPCI接口,用于实现所述控制系统和上位机之间的通信,并对所述射频接收板卡提供电源。该板卡的中心频率、接收带宽、发射功率等参数可通过CPCI总线进行配置。
-
公开(公告)号:CN103957064A
公开(公告)日:2014-07-30
申请号:CN201410164299.4
申请日:2014-04-23
Applicant: 哈尔滨工程大学
IPC: H04B17/00
Abstract: 一种用于短波信道模拟的装置,包括一个主控模块、至少一个第二运算模块,和,一个第三运算模块;所述主控模块用于计算短波信道中的多径数量,并给每个所述第二运算模块分配部分多径;每个所述第二运算模块用于计算多径中各径的时延时间和增益,并根据所述第三运算模块提供的各径的多普勒扩展参数完成多普勒扩展和频移计算;所述第三运算模块用于给每个所述第二运算模块中的各径提供多普勒扩展参数。本发明还公开一种用于短波信道模拟的方法和微处理器。
-
公开(公告)号:CN102879765B
公开(公告)日:2014-03-26
申请号:CN201210374316.8
申请日:2012-09-27
Applicant: 哈尔滨工程大学
IPC: G01S7/28
Abstract: 本发明的目的在于提供基于聚类统计分析的快速信号分选方法,包括如下步骤:采样空间信号并进行参数测量,第一个采样时间进行脉冲参数聚类统计,根据统计的结果划分存储空间和设置脉冲分类器,之后第二次采样立即开始,采样结果将依据分类器设置存储到相应存储块,采样结束以后分选器开始信号分选过程,分选结果将用于加载跟踪器、调整存储空间和设置分类器。本发明数据检索和提取时间都大大缩短,实现了更高效的信号分选过程。
-
公开(公告)号:CN102316464B
公开(公告)日:2013-12-18
申请号:CN201110278099.8
申请日:2011-09-19
Applicant: 哈尔滨工程大学
Abstract: 本发明的目的在于提供基于非支配解排序量子雁群算法的多目标频谱分配方法,包括以下步骤:建立认知无线电频谱分配的图论着色模型,初始化量子大雁的位置和量子速度,对种群中的个体根据其适应度值进行非支配解排序和拥挤度的计算,对非支配解排序等级相同的个体进行拥挤度由大到小进行排序,采用量子雁群的演进规则对种群进行演化,产生新的量子速度和位置,将得到的精英解集nonDomQGSAList中的解进行非支配解排序,选择非支配解等级为1的解作为最终的pareto前端解集。本发明解决了离散多目标优化问题,并设计新颖的非支配解排序的量子雁群算法作为演进策略,具有收敛速度快,收敛精度高的优点,且本发明的适用性更广。
-
公开(公告)号:CN104991882A
公开(公告)日:2015-10-21
申请号:CN201510318884.X
申请日:2015-06-11
Applicant: 哈尔滨工程大学
Abstract: 本发明实施例提供一种基于多处理器协作的用于软件无线电的基带板卡,其包括:一片现场可编程门阵列FPGA芯片和两片数字信号处理器DSP芯片;所述两片DSP芯片之间通过超链接Hyper Link接口互联,所述FPGA芯片分别与所述两片DSP芯片通过串行高速输入输出接口SRIO连接,所述FPGA、所述两片DSP芯片均通过PCI总线与上位机进行通信,由上位机统一进行配置。该基带板卡能够满足软件无线电体系结构可重构、可升级的需求,并且可用于处理数字通信中涉及高速、大数据量的基带信号。
-
公开(公告)号:CN102879765A
公开(公告)日:2013-01-16
申请号:CN201210374316.8
申请日:2012-09-27
Applicant: 哈尔滨工程大学
IPC: G01S7/28
Abstract: 本发明的目的在于提供基于聚类统计分析的快速信号分选方法,包括如下步骤:采样空间信号并进行参数测量,第一个采样时间进行脉冲参数聚类统计,根据统计的结果划分存储空间和设置脉冲分类器,之后第二次采样立即开始,采样结果将依据分类器设置存储到相应存储块,采样结束以后分选器开始信号分选过程,分选结果将用于加载跟踪器、调整存储空间和设置分类器。本发明数据检索和提取时间都大大缩短,实现了更高效的信号分选过程。
-
公开(公告)号:CN105811920B
公开(公告)日:2019-01-29
申请号:CN201610133236.1
申请日:2016-03-09
Applicant: 哈尔滨工程大学
IPC: H03H17/02
Abstract: 本发明公开了一种FRM窄过渡带滤波器组结构,包括下采样模块、FRM滤波模块、IDFT模块、求和模块以及混频模块;输入信号s(n)经过下采样模块降低采样速率,将采样后的数据通过FRM滤波模块进行滤波,将滤波后得到的M个信道信号经过IDFT模块进行IDFT计算,之后将上下支路IDFT模块输出的数据通过求和模块进行求和,对求和的之后的各个信道的数据通过混频模块得到M个信道的基带输出信号。本发明针对非最大抽取条件进行结构设计,相比最大抽取条件给出的结构,具有更广泛的通用性,并且将抽取模块置于最前面的信道化处理环节中,不再受限于系统采样率的限制,具有更加广泛的适用性。
-
-
-
-
-
-
-
-
-