一种基于DLL的三级TDC
    11.
    发明公开

    公开(公告)号:CN110958019A

    公开(公告)日:2020-04-03

    申请号:CN201911323460.7

    申请日:2019-12-20

    Applicant: 吉林大学

    Abstract: 本发明公开了一种基于DLL的三级TDC,属于集成电路技术领域,包括粗计数、中间级计数、细计数及延时锁相环;本发明的基于DLL的三级TDC在实现52μs的动态范围的同时,实现了10ps的高量化精度,既兼容宽动态范围与高量化精度,又降低了面积消耗;中间级计数边沿检测器将中间级计数相对应的时钟CLK的上升沿提取出来,避免了对时钟CLK进行延时,降低了功耗;细计数边沿检测器,采用多路选择器来实现,避免了因DFF带来的亚稳态问题;本发明采用的边沿检测器中引入延时校正,能够将各级TDC完美衔接,避免粗量化到细量化传输延时的产生;本发明采用的Encoder将温度计码转化成格雷码,大大提高了译码准确性,DLL的使用提高了测量的准确性和稳定性,提高了TDC的抗干扰能力。

    一种基于SUBLVDS的传输接口电路

    公开(公告)号:CN110932714A

    公开(公告)日:2020-03-27

    申请号:CN201911306254.5

    申请日:2019-12-18

    Applicant: 吉林大学

    Abstract: 本发明提供了一种基于SUBLVDS技术的高速传输接口电路,属于集成电路技术领域。电路主要包括三部分:单端转差分模块,输入缓冲模块和共模反馈输出驱动模块。用于实现将芯片内部的单端信号转换成满足SUBLVDS协议标准的一对低压差分信号高速输出到片外。本发明节可在1.2V低压下工作,输出摆幅150mV,传输速度快,可用于高频信号传输。同时采用摆率补偿结构的驱动器电路,并加入了可调节的内部终端电阻,大大提高了电路的阻抗匹配性能并极大减少了传输信号的过冲和振铃现象,提高传输质量。电路内部形成共模反馈回路,使输出共模稳定,输出信号能被稳定接收。

    一种伪随机码与增量码的同步方法

    公开(公告)号:CN108827353A

    公开(公告)日:2018-11-16

    申请号:CN201810710673.4

    申请日:2018-07-03

    Applicant: 吉林大学

    Abstract: 本发明公开了一种伪随机码与增量码的同步方法,属于角度测量技术领域,当正弦信号正好在0°附近时,A信号处在上升沿,可能存在“高”或“低”两种可能,如果判断为“高”,则按照正弦信号在0-180°区间内读M信号,作为此时的绝对位置信息,反之按照正弦信号在180-360°区间内读N信号,并将N信号向左移一位,作为此时的绝对位置信息。本发明采用两个光电探测器对应一位伪随机码的机制,在误差不大于1/4个周期的范围内,不需要复杂的判别机制,可以直接进行绝对位置信息的读取。本发明的方法不需要寻找伪随机码的首位,读码机制更简单、速度更快。

Patent Agency Ranking