-
公开(公告)号:CN107170421A
公开(公告)日:2017-09-15
申请号:CN201710579269.3
申请日:2017-07-17
Applicant: 友达光电股份有限公司
IPC: G09G3/36
CPC classification number: G09G3/3677
Abstract: 像素驱动电路包含驱动单元、第一晶体管以及第二晶体管。驱动单元两端分别耦接至工作电压以及液晶电容。第一晶体管两端分别耦接至工作电压以及驱动单元的控制端。第二晶体管的第一端接收数据信号,第二晶体管的控制端接收第一扫描信号,第二晶体管的第二端耦接至第一晶体管的控制端。当第一扫描信号导通第二晶体管时,第二晶体管将数据信号输出至第一晶体管,第一晶体管导通基于工作电压将驱动单元的控制端设定为第一电压位准,通过第一晶体管的漏电流将驱动单元的控制端设定由第一电压位准提升至第二电压位准。
-
公开(公告)号:CN105425488A
公开(公告)日:2016-03-23
申请号:CN201511003123.1
申请日:2015-12-28
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G09G3/36
CPC classification number: G02F1/13624 , G09G3/36
Abstract: 本发明提供一种用于蓝相液晶显示装置的像素驱动电路,包括:第一开关,其控制端接收第一控制信号且第二端接收第一数据信号;第二开关,其控制端接收第一控制信号且第二端接收第二数据信号;第三开关,其控制端经由第一电容耦接至第一时钟信号;第四开关,其控制端经由第二电容电性耦接至第二时钟信号;第五开关,其第一端耦接至第一预设电压。相比于现有技术,本发明利用模拟式的数据电压搭配阶跃型的斜坡时钟信号进行像素电压的写入或决定像素开启的时间,实现像素灰阶的切换,该驱动方式因需要一段预充电时间从而能够克服蓝相液晶的等效电容在维持期间与扫描期间变异剧烈所导致的充电不足问题。
-
公开(公告)号:CN103091917A
公开(公告)日:2013-05-08
申请号:CN201210576533.5
申请日:2012-12-26
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G02F1/1343 , G02F1/1337
CPC classification number: G02F1/133707 , G02F1/134309 , G02F1/1362 , G02F1/1368 , G02F2001/133742 , G02F2001/134345 , G02F2201/52
Abstract: 本发明有关于一种透明液晶显示面板的像素结构,包括像素、像素电极以及液晶分子。像素由具有不同的配向方向的第一配向区与第二配向区所构成。像素电极包括主干电极,以及多条分支电极。主干电极为直条状主干电极。一部分的分支电极连接至主干电极的一侧并沿第一方向往外延伸至第一配向区,另一部分的分支电极连接至主干电极的另一侧并沿第二方向往外延伸至第二配向区,且任两相邻的分支电极之间具有一狭缝。第一方向与第二方向大体上相反且平行,且第一方向与栅极线的一夹角大体上介于45±10度之间。本发明提供的像素结构,可以改善背景影像模糊的问题。
-
公开(公告)号:CN106128381B
公开(公告)日:2019-06-25
申请号:CN201610697325.9
申请日:2016-08-22
Applicant: 友达光电股份有限公司
IPC: G09G3/36
CPC classification number: G09G3/3648 , G09G3/3659 , G09G3/3677 , G09G3/3688 , G09G2300/0465 , G09G2300/0852 , G09G2310/0205 , G09G2310/0251 , G09G2310/061 , G09G2330/021
Abstract: 本发明公开了像素电路,包括:一显示单元、一驱动单元、一重置单元、一数据单元、以及一储存单元。该显示单元电性耦接一第一供应电压源。该驱动单元其一端电性耦接于该显示单元,其另一端电性耦接一第二供应电压源,用以对该显示单元进行充电。该重置单元电性耦接该驱动单元与该显示单元,用以提供一重置电压至该驱动单元与该显示单元间的一操作节点。该数据单元电性耦接该驱动单元,用以提供一数据电压至该驱动单元。该储存单元用以储存该数据单元与该驱动单元间的一数据节点与该操作节点间的电位差。
-
公开(公告)号:CN104978940B
公开(公告)日:2017-10-13
申请号:CN201510442260.9
申请日:2015-07-24
Applicant: 友达光电股份有限公司
IPC: G09G3/36
Abstract: 像素电路包括液晶电容、第一储存电容、驱动单元、补偿单元以及重置单元。驱动单元与液晶电容电性耦接,驱动单元是用以根据一驱动单元控制信号决定是否使液晶电容储存一显示电位,补偿单元与驱动单元电性耦接,是用以根据第一控制信号决定是否补偿驱动单元控制信号,重置单元与驱动单元、补偿单元以及第一储存电容电性耦接,是用以根据第二控制信号决定是否重置驱动单元控制信号以及液晶电容储存电位。
-
公开(公告)号:CN106128381A
公开(公告)日:2016-11-16
申请号:CN201610697325.9
申请日:2016-08-22
Applicant: 友达光电股份有限公司
IPC: G09G3/36
CPC classification number: G09G3/3648 , G09G3/3659 , G09G3/3677 , G09G3/3688 , G09G2300/0465 , G09G2300/0852 , G09G2310/0205 , G09G2310/0251 , G09G2310/061 , G09G2330/021 , G09G3/36
Abstract: 本发明公开了像素电路,包括:一显示单元、一驱动单元、一重置单元、一数据单元、以及一储存单元。该显示单元电性耦接一第一供应电压源。该驱动单元其一端电性耦接于该显示单元,其另一端电性耦接一第二供应电压源,用以对该显示单元进行充电。该重置单元电性耦接该驱动单元与该显示单元,用以提供一重置电压至该驱动单元与该显示单元间的一操作节点。该数据单元电性耦接该驱动单元,用以提供一数据电压至该驱动单元。该储存单元用以储存该数据单元与该驱动单元间的一数据节点与该操作节点间的电位差。
-
公开(公告)号:CN102809861A
公开(公告)日:2012-12-05
申请号:CN201210292564.8
申请日:2012-08-16
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G02F1/1368 , G02F1/1343
Abstract: 本发明提供了一种液晶显示设备的像素结构。每一像素包括:第一薄膜晶体管,其栅极电性连接至一扫描线,其源极电性连接至第一数据线,其漏极电性连接至液晶电容的一端;第二薄膜晶体管,其栅极电性连接至该扫描线,其源极电性连接至第二数据线,其漏极电性连接至该液晶电容的另一端;第一存储电容;以及第二存储电容,其中第一数据线上的输入讯号与第二数据线上的输入讯号的电位极性相反。采用本发明,藉由平行的两条数据线各自的控制信号对各自的存储电容和同一液晶电容进行充电,并利用第二金属层的指叉图案使电位极性相反的相邻像素电极与共通电极之间的距离更短,不仅可增加像素存储电容的电容量,而且还不会对光穿透率产生影响。
-
公开(公告)号:CN107170421B
公开(公告)日:2019-05-21
申请号:CN201710579269.3
申请日:2017-07-17
Applicant: 友达光电股份有限公司
IPC: G09G3/36
Abstract: 像素驱动电路包含驱动单元、第一晶体管以及第二晶体管。驱动单元两端分别耦接至工作电压以及液晶电容。第一晶体管两端分别耦接至工作电压以及驱动单元的控制端。第二晶体管的第一端接收数据信号,第二晶体管的控制端接收第一扫描信号,第二晶体管的第二端耦接至第一晶体管的控制端。当第一扫描信号导通第二晶体管时,第二晶体管将数据信号输出至第一晶体管,第一晶体管导通基于工作电压将驱动单元的控制端设定为第一电压位准,通过第一晶体管的漏电流将驱动单元的控制端设定由第一电压位准提升至第二电压位准。
-
公开(公告)号:CN103941472B
公开(公告)日:2017-09-22
申请号:CN201410052054.2
申请日:2014-02-14
Applicant: 友达光电股份有限公司
IPC: G02F1/13357
CPC classification number: G02B6/0036 , G02B6/0061
Abstract: 本发明公开了一种显示装置,包含一显示面板、一导光板、至少一光源以及至少一反射体。导光板相对显示面板设置。导光板具有至少一入光面、一出光面、一背面、多个凹陷微结构以及多个反射体。背面比出光面远离显示面板。入光面邻接于出光面与背面之间。凹陷微结构位于背面,反射体位于凹陷微结构内。光源相对入光面设置。
-
公开(公告)号:CN103971654B
公开(公告)日:2017-05-03
申请号:CN201410196106.3
申请日:2014-05-09
Applicant: 友达光电股份有限公司
IPC: G09G3/36 , G02F1/1362
Abstract: 本发明提供一种像素电路及其驱动方法,该像素电路包括第一开关、增压单元、储存电容以及像素电容。第一开关的第一端接收数据电压,第一开关的控制端接收驱动电压。增压单元接收第一栅极驱动信号、第二栅极驱动信号及栅极电压控制信号且提供驱动电压。储存电容电性连接于第一开关的第二端与第一共同电压之间。像素电容电性连接于第一开关的第二端与第二共同电压之间,其中第一共同电压不同于第二共同电压。
-
-
-
-
-
-
-
-
-