-
公开(公告)号:CN117632607A
公开(公告)日:2024-03-01
申请号:CN202311601296.8
申请日:2023-11-28
Applicant: 中国科学院半导体研究所 , 北京理工大学
IPC: G06F11/22
Abstract: 本发明提供一种可编程数字信号并行处理器及其异常检测与故障识别方法,该可编程数字信号并行处理器包括系统总线模块、可编程并行处理单元阵列、可编程微控制单元、片上数据存储、片上指令存储、输入输出接口,其中,可编程并行处理单元阵列用于并行处理较大规模的待处理数据;可编程微控制单元用于通过系统总线模块来控制可编程并行处理单元阵列、片上数据存储、片上指令存储和输入输出接口,并且串行处理较小规模的待处理数据;片上数据存储用于存储待处理数据、处理结果以及处理参数;片上指令存储用于存储可编程微控制单元和可编程并行处理单元阵列的指令;输入输出接口用于对片上数据存储进行数据的输入与输出。
-
公开(公告)号:CN115525526A
公开(公告)日:2022-12-27
申请号:CN202211353944.8
申请日:2022-11-01
Applicant: 北京理工大学
IPC: G06F11/34 , G06F16/901
Abstract: 本发明公开了一种具有软件定义的信息系统可靠性分析方法,涉及系统可靠性检测技术领域,包括:根据待可靠性预测的具有软件定义的信息系统的工作原理,以及具有软件定义的信息系统的硬件组件和软件组件之间的关系,确定系统结构图;根据系统结构图,分别将硬件组件和软件组件表示为类型28操作符,生成具有软件定义的信息系统的GO图模型;分别根据GO图模型,以及具有软件定义的信息系统中各个组件的类型和自身参数,确定硬件组件和软件组件的可靠度;根据确定的硬件组件和软件组件的可靠度,确定具有软件定义的信息系统的可靠度。该方法显著提高了具有软件定义的新型体系架构信息系统的可靠性预测精度。
-