数据处理方法、装置、设备及存储介质

    公开(公告)号:CN119396762A

    公开(公告)日:2025-02-07

    申请号:CN202411996868.1

    申请日:2024-12-31

    Abstract: 本申请提供了一种数据处理方法、装置、电子设备及计算机可读存储介质,包括:接收第二设备发送的事务层数据,所述事务层数据包括多种事务层字段;按照预设的事务层字段与数据流字段之间的对应关系,确定与所述事务层数据中每个事务层字段对应的数据流字段;将所述事务层数据中每个所述事务层字段的数据,按照对应的所述数据流字段的格式,填充至所述数据流字段中,所述数据流字段为采用所述第一总线协议传输模式进行传输的字段;根据所述第一总线协议传输模式和所述第二总线协议传输模式,对所述数据流字段中的数据进行数据处理。本申请能够避免因语义损失导致的性能下降,提升整体的数据处理速率和系统性能。

    片上网络的性能检测方法、装置、电子设备及存储介质

    公开(公告)号:CN119396675A

    公开(公告)日:2025-02-07

    申请号:CN202411996855.4

    申请日:2024-12-31

    Abstract: 本发明实施例提供一种片上网络的性能检测方法、装置、电子设备及存储介质,涉及计算机技术领域,该方法包括:在片上网络的每个子系统中配置性能监控单元;利用所述性能监控单元实时监测所述子系统中各个通道的输入流量;根据配置的掩码信息对所述子系统的输入流量进行统计;对每个性能监控单元的统计信息进行汇总,得到所述片上网络对应的统计数据;根据所述统计数据对所述片上网络的流量分布情况进行分析。本发明实施例有利于提升对片上网络的性能分析效率。

    片上网络的数据传输方法、装置、电子设备及存储介质

    公开(公告)号:CN119376962A

    公开(公告)日:2025-01-28

    申请号:CN202411997207.0

    申请日:2024-12-31

    Abstract: 本发明实施例提供一种片上网络的数据传输方法、装置、电子设备及存储介质,该方法包括:将计算任务拆分为至少两个子任务;根据子任务所属的处理阶段,以及各个子任务之间的依赖关系,确定各个子任务之间的数据传输需求,每个子任务对应的内存访问需求以及外部接口访问需求;基于数据传输需求,内存访问需求以及外部接口访问需求,确定子任务对应的卸载策略;基于卸载策略,将子任务卸载到目标计算节点。本发明实施例提高了计算单元的利用率,有利于提升片上网络整体的计算效率。

    芯片验证任务处理方法、装置、电子设备及可读存储介质

    公开(公告)号:CN119067022A

    公开(公告)日:2024-12-03

    申请号:CN202410994512.8

    申请日:2024-07-23

    Abstract: 本申请提供了一种芯片验证任务处理方法、装置、电子设备及可读存储介质,涉及计算机技术领域,方法包括:响应于芯片验证请求,分别获取至少一个芯片验证任务中,每个芯片验证任务的任务信息,以及至少一个处理对象中,每个处理对象的对象参数;根据任务信息,获取芯片验证任务的任务复杂程度值;根据对象参数,获取处理对象的对象评价值;根据任务复杂程度值和对象评价值,将芯片验证任务分配至处理对象进行芯片验证;芯片验证任务的复杂程度值,与分配至芯片验证任务的处理对象的对象评价值正相关。本申请的方法,可以快速将芯片验证任务分配至视频的处理对象进行验证。

    一种同步控制方法、装置、电子设备及可读存储介质

    公开(公告)号:CN118966113A

    公开(公告)日:2024-11-15

    申请号:CN202411441668.X

    申请日:2024-10-15

    Abstract: 本发明实施例提供一种同步控制方法、装置、电子设备及可读存储介质,该方法包括:控制待测设计执行所述测试程序,并确定所述待测设计的执行指令数;在所述待测设计满足指令提交事件的第一触发条件的情况下,根据所述待测设计的执行指令数驱动所述参考模型执行相同数目的指令;在所述待测设计满足同步事件的第二触发条件的情况下,中断所述待测设计的运行,获取所述待测设计的第一状态信息;根据所述第一状态信息对所述参考模型的第二状态信息进行更新,以对所述待测设计与所述参考模型进行状态同步。本发明实施例通过指令提交事件和同步事件的划分,将待测设计与参考模型的驱动逻辑进行了解耦,提升了验证系统的运行速度。

    指令处理方法、装置、电子设备及可读存储介质

    公开(公告)号:CN118626154B

    公开(公告)日:2024-11-01

    申请号:CN202411116871.X

    申请日:2024-08-14

    Abstract: 本申请提供了一种指令处理方法、装置、电子设备及可读存储介质,涉及计算机技术领域,方法包括:获取配置文件;所述配置文件包括用于生成初始指令流的配置信息,所述初始指令流用于对处理器核中预设模块的预设功能进行测试,通过指令序列发生器,基于所述配置文件中的配置信息生成初始指令流,根据预设的数据增强模式,对所述初始指令流进行数据增强处理,得到优化指令流,以根据所述优化指令流对所述预设模块的预设功能进行测试。本申请的指令处理方法,可以对处理器核的多种测试场景进行测试,以实现对处理器核进行全面测试的目的。

    一种指令流的生成方法、装置、电子设备及存储介质

    公开(公告)号:CN118626152B

    公开(公告)日:2024-11-01

    申请号:CN202411112125.3

    申请日:2024-08-14

    Abstract: 本发明实施例提供了一种指令流的生成方法、装置、电子设备及存储介质,涉及计算机技术领域。方法包括:在配置文件中配置待生成的第一指令信息;在所述配置文件中配置从所述第一指令信息中待剔除的第二指令信息;在所述配置文件中,将所述第二指令信息的生成权重设置为0;基于所述配置文件,生成包含剔除了所述第二指令信息后的第一指令信息的指令流。本申请在配置文件中,将第二指令信息的生成权重设置为0,则在后续生成指令流的过程中,自动不解析该第二指令信息,实现了第二指令信息包含进配置文件之后,对其进行剔除,生成了剔除了该第二指令信息的指令流,提升了生成指令流灵活性。

    电路设计的测试方法、装置、设备及存储介质

    公开(公告)号:CN118690699A

    公开(公告)日:2024-09-24

    申请号:CN202411171401.3

    申请日:2024-08-23

    Abstract: 本申请提供了一种电路设计的测试方法、装置、电子设备及计算机可读存储介质,包括:获取模型推理文件,并对模型推理文件进行编译,得到编译文件;将编译文件和模型文件导入临时文件系统,得到操作系统可执行文件;响应于传输任务,通过测试接口外设将操作系统可执行文件传输至硬件电路的内存;测试接口外设和内存是硬件电路的外接设备,硬件电路用于测试待测电路设计;响应于启动命令,根据内存中的操作系统可执行文件,运行待测电路设计和推理程序。本申请可以在不支持存储卡作为外接设备的验证环境中,使用硬件电路的内存提供操作系统和运行模型推理,从而避免利用外接的存储卡执行模型推理。

    重填数据的处理方法、装置、设备及存储介质

    公开(公告)号:CN117573572B

    公开(公告)日:2024-09-13

    申请号:CN202410053386.6

    申请日:2024-01-12

    Abstract: 本申请提供了一种重填数据的处理方法、装置、电子设备及计算机可读存储介质,包括:在通过第一缓存获取到处理器的访存指令的情况下,获取所述访存指令在所述第一缓存中的命中结果;若所述命中结果为未命中,则将所述访存指令挂起,同时通过所述第一缓存向第二缓存发送获取请求,在通过所述第一缓存,接收到所述第二缓存响应于所述获取请求后发送的重填数据时,从所述第一缓存中确定目标数据块,并释放所述目标数据块中存储的旧数据,以及将所述重填数据写入所述目标数据块。本申请在第一缓存接收到重填数据后,再释放所选取的目标数据块中存储的旧数据,也保证了此期间访存指令对旧数据读取过程的正常实现。

    处理器的测试方法、装置、设备及存储介质

    公开(公告)号:CN118626323A

    公开(公告)日:2024-09-10

    申请号:CN202411112114.5

    申请日:2024-08-14

    Abstract: 本申请提供了一种处理器的测试方法、装置、电子设备及计算机可读存储介质,包括:获取配置文件,并确定配置文件中记录的目标指令属性,目标指令属性用于表征需要遍历生成目标指令属性下的所有指令;获取与目标指令属性对应的指令集,以及指令集包括的指令数量,指令集包括目标指令属性关联的所有指令;根据指令集,执行指令数量次循环操作,生成包括目标指令属性下的所有指令的指令序列;通过预设的处理器执行指令序列,获取处理器的测试结果。本申请在执行了指令数量次循环操作后,可以确保生成包括目标指令属性下的所有指令的指令序列,实现了完备性测试对全部指令的覆盖的目的。

Patent Agency Ranking