-
公开(公告)号:CN119675829A
公开(公告)日:2025-03-21
申请号:CN202411823087.2
申请日:2024-12-12
Applicant: 中核控制系统工程有限公司
IPC: H04L1/00 , H04L67/565
Abstract: 本申请公开了一种通信速率自适应的组态数据通信系统及其使用方法,涉及数据通信技术领域,在该通信速率自适应的组态数据通信系统中,通过FPGA外部芯片将上位机通过网口发来的数据转化为FPGA接收模块可读取的信号以及将FPGA的信号转化为可通过网口传输回上位机的数据;通过FPGA接收模块读取FPGA存储模块中缓存的信号,选择适应频率的接收单元和发送单元进行工作,以及通过适应频率的接收单元接收上位机发来的数据包;并通过FPGA发送模块使用适应频率的发送单元向上位机发送数据包。本申请上述方案使数字化控制系统适应性大大提高,同时提高灵活性,还能有效提高系统应用和部署的经济性。
-
公开(公告)号:CN110795754B
公开(公告)日:2022-02-18
申请号:CN201911100732.7
申请日:2019-11-12
Applicant: 中核控制系统工程有限公司
Abstract: 本发明属于工业级控制系统技术领域,具体涉及一种基于FPGA的维护信息安全方法。本发明技术方案基于FPGA的维护信息安全方法,从而能加强对分布式控制系统(DCS)和工程师站的数据安全,对通信进行加密和签名,保证在控制系统收到恶意攻击时,还能正常可靠的运行。
-
公开(公告)号:CN113132040A
公开(公告)日:2021-07-16
申请号:CN201911396872.3
申请日:2019-12-30
Applicant: 中核控制系统工程有限公司
Abstract: 本发明属于核电站不同控制系统之间的通信技术领域,具体涉及一种基于FPGA+CPU的冗余对时信号自选择和对时方法,包括十个步骤;第一步:系统运行后,FPGA接收485串口传输的双路冗余IRIG‑B码输入;第二步:FPGA按照IRIG‑B码编码格式解析BCD进制的年、百天、天、时、分、秒时间信息;第三步:FPGA根据年信息,把天信息转换成月和日信息,把BCD进制的时间信息转换成十六进制;第四步:FPGA对双路冗余信号进行自选择;第五步:把选择的那路时间或补偿时间信息进行CRC编码;第六步:按照预定义接口,FPGA把十六进制时间信息和CRC校验值写入FPGA与CPU可读写操作的共享RAM区,以及第七到步,从而实现高精度、稳定且零延时切换的冗余对时信号自选择和对时。
-
公开(公告)号:CN119210895B
公开(公告)日:2025-02-25
申请号:CN202411686289.7
申请日:2024-11-25
Applicant: 中核控制系统工程有限公司
Abstract: 本申请公开一种基于FPGA和SOC的可信通信方法,涉及可信通信技术领域,工程师站与控制站采用SM2签名算法进行身份认证,认证成功后获取SM4密钥,采用SM4加密的配置信息交互的方式进行通信,每一次会话,SM4密钥均动态确定。本申请实现了核工业控制领域的可信通信。
-
公开(公告)号:CN119270619A
公开(公告)日:2025-01-07
申请号:CN202411165133.4
申请日:2024-08-23
Applicant: 中核控制系统工程有限公司
IPC: G05B9/03
Abstract: 本申请公开一种多核异构可配置冗余度执行控制系统及方法,涉及核工业控制系统功能安全领域。系统配置接口单元根据策略配置参数进行解析处理,得到解析后的策略配置参数,对解析后的策略配置参数进行译码处理,多核异构执行控制单元根据处理后的策略配置参数确定执行配置的异构执行核,并进行逻辑处理得到逻辑处理结果;冗余表决单元根据处理后的策略配置参数进行冗余度配置,得到执行配置冗余度;根据处理后的策略配置参数确定执行配置表决器类型,并采用预定义测试序列进行周期性自测试以确保安全性;基于执行配置冗余度和执行配置表决器类型,根据逻辑处理结果进行表决,得到表决策略。本申请可实现灵活冗余配置,提高部署应用性。
-
公开(公告)号:CN116701281A
公开(公告)日:2023-09-05
申请号:CN202310674217.X
申请日:2023-06-08
Applicant: 中核控制系统工程有限公司
Abstract: 本发明公开一种总线周期自适应的方法、系统、设备及介质,涉及核电工业控制系统数据通信领域。该方法应用于核电控制系统,核电控制系统包括控制器模块、若干个输入类模块和若干个输出类模块,且控制器模块、输入类模块和输出类模块均与总线连接。该方法包括:获取模块配置信息;模块配置信息包括:输入类模块的数量和输出类模块的数量;根据模块配置信息确定总线总时隙;根据总线总时隙确定总线周期。本发明能够提高通信的可靠性,且缩短核电控制系统的响应时间,从而满足核电工业通信系统的高速通信和可靠通信的要求。
-
公开(公告)号:CN110944042A
公开(公告)日:2020-03-31
申请号:CN201911100096.8
申请日:2019-11-12
Applicant: 中核控制系统工程有限公司
Abstract: 本发明属于工业级控制系统技术领域,具体涉及一种基于FPGA的在线自动更新协议方法。一个DCS分布式控制系统中包含多块电路板,控制站中控制器作为通信的主节点,其他板卡作为通信的从节点;从节点在上电后先进行初始化获取版本信息,等待控制器读取其状态和版本信息,当接收到控制器的启动命令后,才能启动。上述技术方案可以依靠DCS系统自身来保证板卡程序版本的一致性,无需人工干预;板卡进行热更换时,能够对板卡的版本进行确认,不一致时,自动更新。
-
公开(公告)号:CN106789520B
公开(公告)日:2019-11-22
申请号:CN201611217579.2
申请日:2016-12-26
Applicant: 中核控制系统工程有限公司
IPC: H04L12/42 , H04L12/437 , H04B10/038
Abstract: 本发明属于工业安全级产品控制系统互联及数据传输领域,具体涉及应用于多个模块间高速数据通信系统的一种高速故障安全多节点通信网络。高速故障安全多节点通信网络是基于IEEE 802.17协议定义的弹性分组环RPR技术的安全通信网络;高速故障安全多节点通信网络将弹性分组环RPR的通信机制进行如下改进,形成自定义的通信协议。通过本方法,与服务器/客户机模型相比,数据生产者不用为每个消费者都发送一份数据,而是只为所有数据消费者发送一份数据,显然能够最大幅度的减少数据流量。
-
公开(公告)号:CN108107852A
公开(公告)日:2018-06-01
申请号:CN201711189133.8
申请日:2017-11-24
Applicant: 中核控制系统工程有限公司
IPC: G05B19/418
Abstract: 本发明属于工业控制技术领域,具体涉及一种基于总线架构的算法库实现方法。算法模块库中所有算法块均处于同一总线上,以供算法调度单元调度,完成运算数据的存取,指定算法块的计算;具体包括以下步骤:算法模块库接受算法调度单元的调度,被调度算法块获得总线控制权,启动该算法块运行,从总线中得到输入数据,并将类型转换为需要的格式;每个算法块通过共享运算单元实现逻辑资源复用,同时通过多运算单元实现计算并行化;经过调用共享运算单元和多运算单元之后,得到计算结果,将计算结果转换为输出数据类型的格式,输出至总线,并释放总线控制权。采用总线形式实现不同的算法块之间的调度,运算速度快、运行可靠性高。
-
公开(公告)号:CN106777729A
公开(公告)日:2017-05-31
申请号:CN201611217349.6
申请日:2016-12-26
Applicant: 中核控制系统工程有限公司
IPC: G06F17/50
CPC classification number: G06F17/5054
Abstract: 本发明提供一种基于FPGA的算法库仿真验证平台实现方法。其步骤如下:第一步:按照核电站安全级控制系统应用的要求,所有的算法块都基本FPGA实现,将算法库中的所有算法块设置为统一的接口;第二步:产生各个算法块的仿真激励向量;第三步:如果需要添加算法块,只需要在该验证平台上增加算法块内容和对应的仿真向量,然后修改配置文件;第四步:将仿真工具输出的仿真结果与仿真器生成结果进行比对分析。本发明将每一个算法块统一为相同的接口,一旦需要增加算法块或者增加仿真向量,只需要修改配置文件,就可以自动调用该算法块,从而达到自动仿真的目的。
-
-
-
-
-
-
-
-
-