一种电缆测试电路
    11.
    实用新型

    公开(公告)号:CN201464602U

    公开(公告)日:2010-05-12

    申请号:CN200920087697.5

    申请日:2009-07-28

    Abstract: 本实用新型公开了一种电缆测试电路,包括近端电路单元和远端电路单元,其特征在于:所述近端电路单元包括方波发生器、计数器、计时器、与门、编码器、D触发器、锁存器,所述方波发生器的信号端分别与计数器的时钟输入端、计时器的清零端、D触发器的输入端相连,计数器的输出端与锁存器的高四位输入端相连,计时器的输出端和与门的输入端相连,与门的输出端与计数器的清零端相连,编码器的输出端与锁存器的低四位输入端相连,D触发器的输出端与锁存器的输入端相连;所述远端电路单元包括计数器、计时器、与门、译码器。本实用新型提高了测试的可靠性;避免了不完全测试的情况发生;检测结果自动生成,提高了测试准确度。

    一种基于CPLD技术的时间同步误差测量电路

    公开(公告)号:CN201107355Y

    公开(公告)日:2008-08-27

    申请号:CN200720088596.0

    申请日:2007-11-29

    Abstract: 本实用新型提供了基于CPLD技术的时间同步误差测量电路。该电路中,或门的第一输入端与基准脉冲信号连接点相连,或门的第二输入端与被测脉冲信号连接点相连;与门的第一输入端和被测脉冲信号连接点相连,与门的第二输入端与基准脉冲信号连接点相连;计数器的时钟端与时钟信号连接点相连,计数器的使能端和或门的输出端相连,计数器的清零端经过反相器后接至或门的输出端;第二D触发器的输入端与计数器的输出端相连,第二D触发器的时钟端同与门的输出端相连。本电路功效低,测量精度高,集成度高,电路简单。

    一种支持精确可靠断电守时的时频同步装置

    公开(公告)号:CN203849566U

    公开(公告)日:2014-09-24

    申请号:CN201420252444.X

    申请日:2014-05-16

    Abstract: 本实用新型公开了一种支持精确可靠断电守时的时频同步装置,该装置包括:接收单元、校时守时单元、主钟校频单元、备钟校频单元、控制单元、授时单元、操作显示单元以及供电单元;其中供电单元给其它单元供电;控制单元与其它所有单元分别连接;操作显示单元与接收单元、校时守时单元、主钟校频单元和备钟校频单元分别连接;校时守时单元与接收单元、主钟校频单元、备钟校频单元和授时单元分别连接;主钟校频单元与接收单元和备钟校频单元分别连接。本实用新型装置具有低成本、低功耗、小型化的优点,能实现设备长时间的精确守时、可靠守时及断电守时,全面提高时统设备的守时能力。

Patent Agency Ranking