网络化机载采集设备
    12.
    发明公开

    公开(公告)号:CN115877764A

    公开(公告)日:2023-03-31

    申请号:CN202211574924.3

    申请日:2022-12-08

    Abstract: 本说明书实施例提供了一种网络化机载采集设备,包括:核心主控模块,用于通过Zynq处理器,控制当前的工作模式,利用FPGA实现ADC信号采集的控制和DAC校准信号生成逻辑设计,利用ARM结合DAC校准信号对ADC信号采集数据原始值依照特定算法拟合生成校准曲线,校准曲线各幂次项系数作为修正信息进行存储;当需要对ADC信号采集数据进行修正后输出时,将所述ADC信号采集数据带入修正信息还原出的校准曲线多项式,生成修正值,核心主控模块内部生成“原始值、修正值、原始值+修正信息”三种网络包并发送;校准控制模块,用于在所述核心主控模块的控制下,通过控制内部电子开关对所述ADC采集模块和所述DAC校准信号生成模块进行导通与断开,从而切换所述工作模式;ADC采集模块,用于进行正常的ADC信号采集;DAC校准信号生成模块,用于所述DAC校准信号生成逻辑生成DAC校准信号。

    基于RS485和以太网的混合总线的时间同步方法

    公开(公告)号:CN109150357A

    公开(公告)日:2019-01-04

    申请号:CN201810930732.9

    申请日:2018-08-15

    CPC classification number: H04J3/0661

    Abstract: 本发明公开了一种基于RS485和以太网的混合总线的时间同步方法,以太网节点之间形成星型拓扑网络,RS485节点与以太网节点形成链式拓扑网络,在星型拓扑网络完成时间同步后,RS485节点通过以下步骤与以太网节点进行同步:一、向以太网节点发送延迟请求信息包并记录发送时间;二、接收返回的延时响应包并记录接收时间;其中,延时响应包包含以太网节点接收到延迟请求信息包的时间和发送延时响应包的时间;三、计算网络延迟时间;四、在固定时间间隔接收以太网节点发送的同步信息包,根据同步信息包中包含的局部时间戳进行时钟修正。本发明实现了时间信息在不同拓扑之间的传递,有效解决混合总线的时钟同步问题。

    基于时间敏感网络的机载测试系统

    公开(公告)号:CN118646502A

    公开(公告)日:2024-09-13

    申请号:CN202410638252.0

    申请日:2024-05-22

    Abstract: 基于时间敏感网络的机载测试系统,涉及机载测试技术领域。为解决现有技术中存在的,现有技术中,尚未提出一种基于时间敏感网络技术的机载数据采集系统,用以克服传统系统的同步性能差、传输延迟高等问题的技术缺陷,本发明提供的技术方案为:时间敏感网络主控板卡,板卡包括:主控核心板,用于完成控制和管理;用于承载主控核心板的载板,并具有数据传输和接口转换的功能;用于完成主控板卡初始化配置、通信和时间同步的核心控制模块;用于提供输出信号转换功能的接口模块。基于时间敏感网络的机载测试系统,系统包括:的时间敏感网络主控板卡,用于实现系统的控制和协调;可以应用于飞机、航天器等载具的性能测试和数据采集工作中。

Patent Agency Ranking