信号处理方法、信号处理系统、信号处理装置、存储介质

    公开(公告)号:CN117294411A

    公开(公告)日:2023-12-26

    申请号:CN202210695587.7

    申请日:2022-06-20

    Abstract: 本申请公开了一种信号处理方法、信号处理系统、信号处理装置、存储介质,包括获取基带模组发送出去的第一信号和第一天线模组接收到的第二信号,第一信号和第二信号在同一链路进行传输,第一信号和第二信号在同一时间进行传输;将第一信号和第二信号进行时延对齐;根据时延对齐后的第一信号和第二信号进行信道估计,得到干扰参考信号;获取第二天线模组接收到的第三信号,第三信号和第二信号不在同一链路进行传输,第三信号和第二信号在同一时间进行传输;根据干扰参考信号对第三信号进行抵消处理,得到用于传输至基带模组的目标信号。数字模组根据第一信号和第二信号得到的干扰参考信号,对第三信号进行抵消,从而能够提高接收的信号的信噪比。

    离线DPD表生成方法、DPD参数获取方法、装置及存储介质

    公开(公告)号:CN115514430A

    公开(公告)日:2022-12-23

    申请号:CN202110693686.7

    申请日:2021-06-22

    Abstract: 本发明提供了一种离线DPD表生成方法、DPD参数获取方法、装置及计算机可读存储介质,该离线DPD表生成方法包括:对待测设备进行第一DPD参数采集,得到若干个目标采集带宽;根据所述目标采集带宽,对所述待测设备进行第二DPD参数采集,得到若干个目标采集功率;根据所述目标采集带宽和所述目标采集功率,对所述待测设备进行第三DPD参数采集,得到若干个目标采集温度;根据所述目标采集带宽、所述目标采集功率和所述目标采集温度,对所述待测设备进行第四DPD参数采集,生成DPD表。该方法能够降低数据采集量和存储量,提高数据采集和处理效率。

    驻波检测方法、驻波检测装置及网络设备

    公开(公告)号:CN113949465A

    公开(公告)日:2022-01-18

    申请号:CN202010616791.6

    申请日:2020-06-30

    Abstract: 本公开提供一种网络设备的驻波检测方法,包括:检测网络设备的反射信号REV的功率电平、前向信号FWD的功率电平;根据检测到的反射信号REV的功率电平和前向信号FWD的功率电平得到网络设备的多个发射通道对应的驻波比;其中,检测REV的功率电平的步骤包括:通过网络设备的多个发射通道发出驻波检测信号;通过网络设备的多个接收通道获取REV的功率电平;检测FWD的功率电平的步骤包括:控制通过网络设备的多个发射通道发出驻波检测信号;控制一个接收通道通过天线校准网络获取FWD的功率电平。本公开通过复用接收通道和天线校准网络,简化了网络设备的设备结构,降低了网络设备的布线面积和成本。本公开还提供一种驻波检测装置和一种网络设备。

    锁相环电路及其设置方法、通信设备

    公开(公告)号:CN112187255A

    公开(公告)日:2021-01-05

    申请号:CN201910591540.4

    申请日:2019-07-02

    Abstract: 本发明实施例提供一种锁相环电路及其设置方法、通信设备,锁相环电路包括锁相环主体电路以及相位温度补偿电路,可根据锁相环主体电路随温度变化所产生的相位偏移,设置相位温度补偿电路的至少一个相位延时单元接入锁相环主体电路,利用接入相位温度补偿电路的相位延时单元随温度变化所产生的相位偏移,对锁相环主体电路随温度变化所产生的相位偏移进行抵消;从而保证锁相环电路在工作过程中随着温度的变化不产生相位偏移或在很小范围内产生相位偏移;应用于多通道通信时,由于各通道的锁相环电路随温度的变化不产生相位偏移或在很小范围内产生相位偏移,因此可保证各通道之前的相位差异在任何时刻都尽可能小,从根本上满足同步的需求。

    一种扩展ADC采样带宽的装置和方法

    公开(公告)号:CN104753534A

    公开(公告)日:2015-07-01

    申请号:CN201310739224.X

    申请日:2013-12-27

    CPC classification number: H03M1/1215

    Abstract: 本发明公开了一种扩展ADC采样带宽的装置,所述装置包括采样时钟电路、多路ADC电路和合路电路;所述采样时钟电路与所述多路ADC电路连接,用于给所述多路ADC电路提供采样时钟;所述多路ADC电路用于在采样时钟的控制下,对输入的模拟信号进行多路采样,每路采样之间具有采样延时;所述合路电路与所述多路ADC电路连接,用于对多路采样数据进行合并。本发明还公开了一种扩展ADC采样带宽的方法。本发明使用多路ADC电路,每路ADC电路采样时间做相对的延迟;采样完后把这些ADC电路采得的数交叉组合,可以解决相对采样点数过少的问题,从而能够在低的采样速率下提升采样带宽。

    一种基站
    17.
    发明公开
    一种基站 审中-公开

    公开(公告)号:CN117915350A

    公开(公告)日:2024-04-19

    申请号:CN202211278558.7

    申请日:2022-10-18

    Abstract: 本申请实施例提供了一种基站,该基站包括:多个收发通道,其中,该多个收发通道包括至少3个收发固定通道与至少1个收发共享通道,该至少3个收发固定通道分别连接该至少3个扇区,每个扇区对应至少1个收发固定通道,该至少1个收发共享通道共享给该至少3个扇区,可以解决相关技术中RRU基站的组网方式,用户减少时存在一定的资源浪费,且对RRU的需求数量庞大,同时安装多个RRU对站点选择和施工存在较大难度的问题,通过TR固定通道连接每个扇区实现信号网络覆盖,同时当业务量增加时,切换增加TR共享通道,实现扇区的信号覆盖;可以实现在减少RRU的前提下,完成信号覆盖。

    时钟信号的相位检测方法、装置及通信设备

    公开(公告)号:CN112202518B

    公开(公告)日:2023-11-17

    申请号:CN201910611885.1

    申请日:2019-07-08

    Abstract: 本发明实施例提供一种时钟信号的相位检测方法、装置及通信设备,通过对待检测时钟的时钟信号根据采样时钟所设定的采样周期进行采样,根据采样信号与相位角度值映关系,获取当前采样周期采样到的时钟信号对应的相位角度值,将相位角度值减去当前采样周期对应的相位差值得到待检测时钟在当前采样周期的初相位值,相位差值为待检测时钟与采样时钟在当前采样周期的相位差值;在采样结束后,即可根据各采样周期得到的初相位值,获取到待检测时钟的终相位值;由于终相位值是根据多次采样周期得到的初相位值得到的,得到的终相位值既具备较高的精度,又具备较好的容错性。

    时钟信号的相位检测方法、装置及通信设备

    公开(公告)号:CN112202518A

    公开(公告)日:2021-01-08

    申请号:CN201910611885.1

    申请日:2019-07-08

    Abstract: 本发明实施例提供一种时钟信号的相位检测方法、装置及通信设备,通过对待检测时钟的时钟信号根据采样时钟所设定的采样周期进行采样,根据采样信号与相位角度值映关系,获取当前采样周期采样到的时钟信号对应的相位角度值,将相位角度值减去当前采样周期对应的相位差值得到待检测时钟在当前采样周期的初相位值,相位差值为待检测时钟与采样时钟在当前采样周期的相位差值;在采样结束后,即可根据各采样周期得到的初相位值,获取到待检测时钟的终相位值;由于终相位值是根据多次采样周期得到的初相位值得到的,得到的终相位值既具备较高的精度,又具备较好的容错性。

    锁相环电路及其设置方法、通信设备

    公开(公告)号:CN112187255B

    公开(公告)日:2025-04-01

    申请号:CN201910591540.4

    申请日:2019-07-02

    Abstract: 本发明实施例提供一种锁相环电路及其设置方法、通信设备,锁相环电路包括锁相环主体电路以及相位温度补偿电路,可根据锁相环主体电路随温度变化所产生的相位偏移,设置相位温度补偿电路的至少一个相位延时单元接入锁相环主体电路,利用接入相位温度补偿电路的相位延时单元随温度变化所产生的相位偏移,对锁相环主体电路随温度变化所产生的相位偏移进行抵消;从而保证锁相环电路在工作过程中随着温度的变化不产生相位偏移或在很小范围内产生相位偏移;应用于多通道通信时,由于各通道的锁相环电路随温度的变化不产生相位偏移或在很小范围内产生相位偏移,因此可保证各通道之前的相位差异在任何时刻都尽可能小,从根本上满足同步的需求。

Patent Agency Ranking