用于HEVC标准下DCT/IDCT电路的乘法器结构

    公开(公告)号:CN103092559B

    公开(公告)日:2015-12-02

    申请号:CN201310037554.4

    申请日:2013-01-30

    Abstract: 本发明涉及一种用于HEVC标准下DCT/IDCT电路的乘法器结构,包括依次串联连接的预处理运算模块、第一级移位加运算模块和第二级移位加运算模块,所述的预运算单元设有输入数据端口和输入参数端口,所述的第二级移位加运算模块设有运算结果输出端口。与现有技术相比,本发明具有可满足系统功能并具有更小的硬件资源占用和更快的运行周期等优点。

    一种Bayer格式图像联合去噪插值的方法和系统

    公开(公告)号:CN103533320B

    公开(公告)日:2015-04-01

    申请号:CN201310513657.3

    申请日:2013-10-25

    Abstract: 本发明公开了一种Bayer格式图像联合去噪插值的方法及系统,该方法包括如下步骤:将原始的Bayer图像中的像素点归为G和BR两类,分别对G通道和BR通道进行插值;将插值后的数据从G和BR域转换到delta域和summation域;对域变换后的数据进行横向滤波处理;对delta图层进行插值,恢复出delta_B图层和delta_R图层,同时保存上一步骤得到的delta图层作为delta_G图层;将插值后的数据进行纵向滤波处理,并进行色彩恢复,得到处理好的数据,通过本发明,可以极大地降低算法的复杂度,节省大量的硬件资源。

    一种自动白平衡的方法及电路

    公开(公告)号:CN103517049B

    公开(公告)日:2015-06-24

    申请号:CN201310482821.9

    申请日:2013-10-15

    Abstract: 本发明公开了一种自动白平衡的方法及电路,该方法包括如下步骤:步骤一,收集当前图像RGB各通道的直方图信息,并提取各个直方图中具有代表性的位置数据;步骤二,利用该些位置数据之间的比较来计算各个通道的增益系数;步骤三,对各通道的直方图利用计算获得的增益系数进行线性变换,获得自动白平衡后的图像,本发明通过收集前一帧图像的直方图信息来分析计算下一帧图像的各通道增益,在保持良好的矫正性能及矫正可靠性的同时,最大程度地节省硬件资源开销。

    一种Bayer格式图像联合去噪插值的方法和系统

    公开(公告)号:CN103533320A

    公开(公告)日:2014-01-22

    申请号:CN201310513657.3

    申请日:2013-10-25

    Abstract: 本发明公开了一种Bayer格式图像联合去噪插值的方法及系统,该方法包括如下步骤:将原始的Bayer图像中的像素点归为G和BR两类,分别对G通道和BR通道进行插值;将插值后的数据从G和BR域转换到delta域和summation域;对域变换后的数据进行横向滤波处理;对delta图层进行插值,恢复出delta_B图层和delta_R图层,同时保存上一步骤得到的delta图层作为delta_G图层;将插值后的数据进行纵向滤波处理,并进行色彩恢复,得到处理好的数据,通过本发明,可以极大地降低算法的复杂度,节省大量的硬件资源。

    一种Bayer图像去椒盐噪声的方法和系统

    公开(公告)号:CN103530856A

    公开(公告)日:2014-01-22

    申请号:CN201310513316.6

    申请日:2013-10-25

    Abstract: 本发明公开了一种Bayer图像去椒盐噪声的方法及系统,该方法包括如下步骤:将待处理的Bayer图像分解成(2N+1)×(2N+1)的工作窗口,对Bayer格式的图像的红色、绿色和蓝色分量各自独立的进行降噪处理;对每个(2N+1)×(2N+1)工作窗口的每种颜色分量的2N+1个点进行中值滤波,然后滑动窗口到整个图像;将各(2N+1)×(2N+1)的工作窗口中的2N+1个点排序,并判断中间的一个点r(N+1)是否为该2N+1个点中的最大值或者最小值;若判断结果为不是,则直接输出r(N+1);若判断结果为是,则采用中值滤波将序列的中值替换r(N+1)输出,通过本发明,不仅能够很好的去除Bayer图像中的椒盐噪声,而且可保证去噪的性能和低复杂度,并利于硬件实现。

    适用于数字视频编解码的一维离散余弦逆变换模块电路

    公开(公告)号:CN103067718A

    公开(公告)日:2013-04-24

    申请号:CN201310036229.6

    申请日:2013-01-30

    Abstract: 本发明涉及一种适用于数字视频编解码的一维离散余弦逆变换模块电路,包括输入输出接口、模块控制器和多个IDCT单元处理器,所述的输入输出接口包括数据输入接口、数据输出接口、指示信号输入接口和模式信号输入接口,所述的数据输入接口、数据输出接口分别与IDCT单元处理器连接,所述的指示信号输入接口和模式信号输入接口分别与模块控制器连接,所述的模块控制器分别与多个IDCT单元处理器控制连接,所述的多个IDCT单元处理器之间两两连接。与现有技术相比,本发明具有可适用在HEVC视频编解码标准中定义的四种尺寸图像数据块4×4,8×8,16×16,32×32的IDCT运算等优点。

    一种Cas12蛋白及其应用
    20.
    发明公开

    公开(公告)号:CN119592544A

    公开(公告)日:2025-03-11

    申请号:CN202311171627.9

    申请日:2023-09-11

    Inventor: 刘佳 洪亮

    Abstract: 本发明公开了一种Cas12蛋白及其应用。所述Cas12蛋白具有与如SEQ ID NO:1所示的序列或其同源序列至少90%序列同一性的氨基酸序列且所述Cas12蛋白的氨基酸序列不为SEQ ID NO:1。本发明的Cas12蛋白具有优异的热稳定性和反式切割活性,有利于Cas12蛋白在实际应用时的保存和运输,增加了Cas12蛋白及基于其的CRISPR系统的应用场景,为用户提供更多的选择;此外,基于现有蛋白质工程理论基础,本发明涉及的热稳定性提升的Cas12蛋白突变体还可作为后续蛋白质工程的模板/起点序列。

Patent Agency Ranking