频率合成器和控制频率合成器的方法

    公开(公告)号:CN105763189B

    公开(公告)日:2021-03-16

    申请号:CN201511021609.8

    申请日:2015-12-31

    Abstract: 提供一种频率合成器和控制频率合成器的方法。频率合成器中的压控振荡器(VCO)通过根据经由二叉树搜索得到的信道码进行粗调来产生具有目标频率的输出信号。之后,可使用锁相环(PLL)电路对VCO的输出信号进行进一步调节。二叉树搜索的每个阶段包括:确定信道码位的比较步骤和确认在建立的阶段范围值内信道码收敛于最终的信道码的另一步骤。

    锁相电路、操作锁相电路的方法和收发机

    公开(公告)号:CN112217512A

    公开(公告)日:2021-01-12

    申请号:CN202010557073.6

    申请日:2020-06-17

    Abstract: 一种锁相电路,包括:振荡器,被配置为生成输出时钟信号;第一相位检测器,被配置为基于输出时钟信号来检测输入时钟信号和反馈时钟信号之间的相位差;第二相位检测器,具有比第一相位检测器的锁相范围宽的锁相范围,并且被配置为检测输入时钟信号和反馈时钟信号之间的相位差;以及电荷泵控制器,被配置为基于由第一相位检测器检测到的相位差,控制第二相位检测器中包括的电荷泵的输出电流。当输入时钟信号和反馈时钟信号之间的相位差在第一相位检测器的锁相范围内时,振荡器和第一相位检测器彼此连接。

    晶体振荡器和包括该晶体振荡器的基准时钟生成电路

    公开(公告)号:CN110719068A

    公开(公告)日:2020-01-21

    申请号:CN201910602598.4

    申请日:2019-07-05

    Abstract: 本发明公开了一种晶体振荡器以及包括该晶体振荡器的基准时钟生成电路。所述晶体振荡器被配置为基于晶体的固有频率产生振荡信号。所述晶体振荡器可以包括:连接到具有第一电压的第一节点和具有第二电压的第二节点的电流生成电路,并且所述电流生成电路被配置为将第一电流输出到所述第二节点;经由所述第一节点和所述第二节点连接到所述生成电路的反馈电路,并且所述反馈电路被配置为通过控制所述第一电压的大小来调节所述第二电压的大小;以及连接到所述第二节点的晶体电路,并且所述晶体电路被配置为基于所述第二电压产生所述振荡信号。

    频率合成器和控制频率合成器的方法

    公开(公告)号:CN105763189A

    公开(公告)日:2016-07-13

    申请号:CN201511021609.8

    申请日:2015-12-31

    Abstract: 提供一种频率合成器和控制频率合成器的方法。频率合成器中的压控振荡器(VCO)通过根据经由二叉树搜索得到的信道码进行粗调来产生具有目标频率的输出信号。之后,可使用锁相环(PLL)电路对VCO的输出信号进行进一步调节。二叉树搜索的每个阶段包括:确定信道码位的比较步骤和确认在建立的阶段范围值内信道码收敛于最终的信道码的另一步骤。

    数字处理系统、主芯片和数字处理方法

    公开(公告)号:CN109977056B

    公开(公告)日:2023-12-29

    申请号:CN201811591898.9

    申请日:2018-12-21

    Abstract: 提供一种数字处理系统、主芯片和数字处理方法。可提供一种包括具有第一时钟引脚和第一数据引脚的主芯片和具有第二时钟引脚和第二数据引脚的第一从芯片的数字处理系统。所述数字处理系统可基于同步方案将第一数据从主芯片发送到第一从芯片,并且可基于异步方案将第二数据从第一从芯片发送到主芯片,其中,在同步方案中,从主芯片经由第一时钟引脚输出的第一时钟信号和从主芯片经由第一数据引脚输出的第一数据被一起提供,并且第一数据与第一时钟信号同步地被发送;在异步方案中,从第一从芯片经由第二数据引脚输出的第二数据被发送,而不管第一时钟信号如何。

    射频集成电路和包括射频集成电路的通信装置

    公开(公告)号:CN115276702A

    公开(公告)日:2022-11-01

    申请号:CN202210187053.3

    申请日:2022-02-28

    Abstract: 提供了射频集成电路和包括射频集成电路的通信装置。所述射频集成电路包括:多个收发器IP(知识产权),其中,每个收发器IP包括模拟混频器和滤波器,模拟混频器被配置为对输入到其的信号执行频率调整,滤波器被配置为基于预定的(或可选地,期望的)频带对具有调整后的频率的信号执行滤波;多个寄存器,分别与所述多个收发器IP对应,其中,所述多个寄存器被配置为分别生成用于控制所述多个收发器IP的多个控制信号;存储器,被配置为以查找表的形式分别将关于所述多个寄存器的多个寄存器地址和多个寄存器数据存储在存储器中;以及处理器,被配置为:从外部组件接收与查找表有关的命令,并且基于查找表控制所述多个寄存器。

    本地振荡器、射频集成电路及其操作方法

    公开(公告)号:CN110798241A

    公开(公告)日:2020-02-14

    申请号:CN201910559370.1

    申请日:2019-06-26

    Abstract: 提供了一种本地振荡器、射频集成电路及其操作方法。所述操作方法包括:从调制解调器接收用于设置所述发送电路的发送功率的第一信息或关于阻塞信号的第二信息,所述阻塞信号为所述RFIC未使用的频率信号;使用所述第一信息获得包括在所述发送电路中的第一本地振荡器的第一相位噪声的容许值,使用所述第二信息获得包括在所述接收电路中的第二本地振荡器的第二相位噪声的容许值;使用所获得的第一相位噪声的容许值和第二相位噪声的容许值来确定驱动电压的值,并将所述驱动电压提供给所述第一本地振荡器和所述第二本地振荡器。

    时钟信号生成器、锁相环电路及操作方法和无线通信设备

    公开(公告)号:CN110350912A

    公开(公告)日:2019-10-18

    申请号:CN201910249148.1

    申请日:2019-03-29

    Abstract: 本申请提供了时钟信号生成器、锁相环电路及操作方法和无线通信设备,该时钟信号生成器被配置为基于参考时钟信号生成目标输出时钟信号。该时钟信号生成器包括:数字时间转换器(DTC),该数字时间转换器被配置为基于输入代码延迟参考时钟信号,以生成延迟时钟信号并输出延迟时钟信号;DTC控制器,该DTC控制器被配置为基于比较DTC的至少一个延迟量和以前生成的输出时钟信号的周期所得的结果来确定DTC的初始增益值,并基于初始增益值生成输入代码;以及锁相环,该锁相环被配置为基于延迟时钟信号和以前生成的输出时钟信号的分频时钟信号生成目标输出时钟信号,该目标输出时钟信号被锁定到延迟时钟信号。

Patent Agency Ranking