判优器及其总线系统
    11.
    发明授权

    公开(公告)号:CN1159656C

    公开(公告)日:2004-07-28

    申请号:CN01104797.6

    申请日:2001-02-27

    Inventor: 金镇守

    CPC classification number: G06F13/362

    Abstract: 一种判优器和采用该判优器的总线系统,该系统包括:总线请求接收器,连接到多个主机设备并从中接收总线请求输入;优先级提取器,若输入了总线请求,输出对应主机设备的预定优先级的优先级信号,生成表示所有总线请求优先级的优先级合成信号;优先权输出单元,根据合成信号按优先权降低的顺序输出优先级;优先权变换器,包含提取提出总线请求的主机设备的标识符以输出被提取的对应于优先级的主机设备标识符的主机设备标识符输出单元;判优电路,将总线访问授予具有从优先权变换器输出的标识符的主机设备。

    与非门快闪存储器接口设备

    公开(公告)号:CN1484129A

    公开(公告)日:2004-03-24

    申请号:CN03127472.2

    申请日:2003-05-31

    CPC classification number: G06F13/1694 G06F13/1678

    Abstract: 一种用于在主处理器和与非门快闪存储器之间提供接口的接口设备及其方法,包括寄存器文件、内部存储器、快闪接口部分和有限状态时序机。寄存器文件从主处理器接收用于控制与非门快闪存储器的操作的命令以及用于执行命令的操作信息,并存储该命令和该操作信息。快闪接口部分控制用于操作与非门快闪存储器的控制信号,输出命令、操作信息或者主数据,并控制I/O信号线,快闪数据经由该I/O信号线输入给与非门快闪存储器。有限状态时序机从寄存器文件提取命令和操作信息,并控制内部存储器和快闪接口部分以执行命令。

    总线系统及其指令传输方法

    公开(公告)号:CN1337629A

    公开(公告)日:2002-02-27

    申请号:CN01103782.2

    申请日:2001-02-14

    Inventor: 金镇守

    CPC classification number: G06F13/423

    Abstract: 提供了一种总线系统及其指令传输方法。该指令传输方法包括:步骤(a)向第一从设备传输第一指令,和步骤(b)根据该第一指令在数据传输完成之前的小于或等于第二从设备的等待时间的一时间点向第二从设备传输第二指令。因此,对于数据传输所必须的准备可以较快的开始,从而减少了数据总线的闲置时钟周期。

    判优器及其总线系统
    14.
    发明公开

    公开(公告)号:CN1335562A

    公开(公告)日:2002-02-13

    申请号:CN01104797.6

    申请日:2001-02-27

    Inventor: 金镇守

    CPC classification number: G06F13/362

    Abstract: 一种判优器和采用该判优器的总线系统,该系统包括:总线请求接收器,连接到多个主机设备并从中接收总线请求输入;优先级提取器,若输入了总线请求,输出对应主机设备的预定优先级的优先级信号,生成表示所有总线请求优先级的优先级合成信号;优先权输出单元,根据合成信号按优先权降低的顺序输出优先级;优先权变换器,包含提取提出总线请求的主机设备的标识符以输出被提取的对应于优先级的主机设备标识符的主机设备标识符输出单元;判优电路,将总线访问授予具有从优先权变换器输出的标识符的主机设备。

Patent Agency Ranking