包括虚拟字线的非易失性存储器件及相关结构和方法

    公开(公告)号:CN101106140A

    公开(公告)日:2008-01-16

    申请号:CN200710129103.8

    申请日:2007-07-11

    CPC classification number: G11C16/0483 G11C16/3427

    Abstract: 一种非易失性存储器件可以包括:半导体衬底,该半导体衬底包括在其表面的有源区;在该有源区上的第一存储单元串;以及在该有源区上的第二存储单元串。该第一存储单元串可以包括与在该第一接地选择线和第一串选择线之间的有源区相交叉的第一多个字线,以及在该第一多个字线的相邻字线之间可以提供几乎相同的第一间隔。该第二存储单元串可以包括与在该第二接地选择线和第二串选择线之间的有源区相交叉的第二多个字线,以及在该第二多个字线的相邻字线之间可以提供几乎相同的第一间隔。而且,该第一接地选择线可以在该第二接地选择线和该第一多个字线之间,以及该第二接地选择线可以在第一接地选择线和该第二多个字线之间。而且,在该第一和第二接地选择线之间的部分有源区可以没有字线,以及在该第一和第二接地选择线之间的第二间隔可以大于第一间隔至少约3倍。还论述了相关方法。

    半导体存储器件中的数据线布局及其形成方法

    公开(公告)号:CN1877738A

    公开(公告)日:2006-12-13

    申请号:CN200610092361.9

    申请日:2006-06-01

    Inventor: 薛钟善 崔正达

    CPC classification number: H01L27/115 H01L27/105 H01L27/1052

    Abstract: 在一个方面,提供包括数据块的半导体器件,该数据块包括M条标号为{0,1,2,…n,n+1,…,m-1,m}的平行并连续地排列的数据线,其中M、n和m是正整数,并且其中n<m,并且M=m+1,以及分别位于数据块的相对侧上的第一解码器区和第二解码器区。M条数据线中的第一数据线组从数据块延伸到第一解码器区,并且M条数据线中的第二数据线组从数据块延伸到第二解码器区。第一数据线组包括数据线{0,1,2,…n}中的偶数编号的数据线,和数据线{n+1,…,m-1,m}中的奇数编号的数据线,以及第二数据线组包括数据线{0,1,2,…n}中的奇数编号的数据线,和数据线{n+1,…,m-1,m}中的偶数编号的数据线。

Patent Agency Ranking