存储器系统、存储器控制器及其操作方法

    公开(公告)号:CN109213440B

    公开(公告)日:2023-05-09

    申请号:CN201810714290.4

    申请日:2018-07-03

    Abstract: 一种存储器系统包括:非易失性存储器;存储器控制器,被配置为控制所述非易失性存储器,所述存储器控制器包括:第一缓冲存储器,用于临时存储要写入所述非易失性存储器的写入数据;和第二缓冲存储器,具有比所述第一缓冲存储器低的操作速度但高的存储容量。所述存储器控制器被配置为将所述写入数据从所述第一缓冲存储器传输到第二缓冲存储器和传输到所述非易失性存储器,并且在将所述写入数据从所述第一缓冲存储器传输到所述第二缓冲存储器和传输到所述非易失性存储器之后释放所述第一缓冲存储器的操作状态。在释放所述第一缓冲存储器的操作状态之前禁止向所述第一缓冲存储器写入额外的写入数据,并且在释放所述第一缓冲存储器的操作状态之后允许向所述第一缓冲存储器写入额外的写入数据。

    存储设备以及操作该存储设备的方法

    公开(公告)号:CN119806382A

    公开(公告)日:2025-04-11

    申请号:CN202410963405.9

    申请日:2024-07-17

    Abstract: 公开了一种存储设备以及操作该存储设备的方法,该存储设备包括非易失性存储器件和被配置为控制非易失性存储器件的存储控制器,该方法包括:将非易失性存储器件划分为多个域;基于与从主机设备提供的多个逻辑地址之中的逻辑地址的多个地址比特的第一部分相对应的种子比特的种子值,确定加扰函数;基于加扰函数和与多个逻辑地址之中的逻辑地址的多个地址比特的第二部分相对应的域比特的域值,产生加扰后的域值;以及将与该逻辑地址相对应的写入操作分配到多个域之中与加扰后的域值相对应的域。

    非易失性存储器装置、控制器和存储器系统

    公开(公告)号:CN112349331B

    公开(公告)日:2022-01-11

    申请号:CN202010191358.2

    申请日:2020-03-18

    Abstract: 提供了一种非易失性存储器装置、控制器和存储器系统。所述非易失性存储器装置包括:时钟引脚,时钟信号通过时钟引脚从控制器被接收;第一输入/输出引脚;第二输入/输出引脚,数据通过第二输入/输出引脚与时钟信号同步地从控制器被接收;命令/地址缓冲器,被配置为:以第一操作速度进行操作,并且缓冲通过第一输入/输出引脚与时钟信号同步地接收的命令和地址;存储器单元阵列,包括多个存储器单元;和控制逻辑,被配置为:基于缓冲在命令/地址缓冲器中的命令和地址,来控制针对所述多个存储器单元的操作。

    非易失性存储器装置、控制器和存储器系统

    公开(公告)号:CN112349331A

    公开(公告)日:2021-02-09

    申请号:CN202010191358.2

    申请日:2020-03-18

    Abstract: 提供了一种非易失性存储器装置、控制器和存储器系统。所述非易失性存储器装置包括:时钟引脚,时钟信号通过时钟引脚从控制器被接收;第一输入/输出引脚;第二输入/输出引脚,数据通过第二输入/输出引脚与时钟信号同步地从控制器被接收;命令/地址缓冲器,被配置为:以第一操作速度进行操作,并且缓冲通过第一输入/输出引脚与时钟信号同步地接收的命令和地址;存储器单元阵列,包括多个存储器单元;和控制逻辑,被配置为:基于缓冲在命令/地址缓冲器中的命令和地址,来控制针对所述多个存储器单元的操作。

    闪速存储器件以及包括其的存储系统

    公开(公告)号:CN102568575A

    公开(公告)日:2012-07-11

    申请号:CN201110436826.9

    申请日:2011-12-23

    Inventor: 文贵妍 安钟根

    CPC classification number: G06F12/0246 G06F3/0679 G06F12/1408 G11C16/3418

    Abstract: 一种控制存储器的方法,包括:确定数据存取是否是随机的;如果数据存取不是随机的(列偏移=0),则基于第一种子产生第一随机序列(RS)数据;将第一RS数据与从存储器读出的数据或将被写入存储器的数据混合;如果数据存取是随机的(列偏移≠0),则从第一种子产生第二种子;基于第二种子产生第二RS数据;以及将第二RS数据与从存储器读出的数据或将被写入存储器的数据混合。

Patent Agency Ranking