阵列基片和具有该阵列基片的显示装置

    公开(公告)号:CN1800926B

    公开(公告)日:2010-11-10

    申请号:CN200610000427.7

    申请日:2006-01-05

    Inventor: 张钟雄

    CPC classification number: G09G3/3677 G09G3/006 G09G2300/0408

    Abstract: 本发明公开了一种阵列基片和具有该阵列基片的显示装置,像素部包括栅极线、数据线、和电连接至栅极线和数据线的像素。栅极驱动电路电连接至栅极线的第一端部,并向栅极线提供栅极信号。第一检查电路电连接至栅极线的奇数栅极线并且检查连接至奇数栅极线的奇数像素。第二检查电路电连接至栅极线的偶数栅极线并检查连接至偶数栅极线的偶数像素。因此,可以容易地检查像素之间的电缺陷,从而改进对于阵列基片缺陷的可检查性。

    薄膜晶体管基板及其制造方法和具有该基板的液晶显示器

    公开(公告)号:CN101000441A

    公开(公告)日:2007-07-18

    申请号:CN200610143956.2

    申请日:2006-11-07

    Inventor: 张钟雄

    CPC classification number: H01L27/124

    Abstract: 一种具有用于减小数据线和像素电极之间的耦合电容的结构的薄膜晶体管基板、制造这种薄膜晶体管基板的方法以及具有这种薄膜晶体管基板的液晶显示器。本发明提供了一种薄膜晶体管基板,包括:多根栅极线,包括沿一个方向形成在基板上的多根第一栅极线,以及沿相同的方向形成但与第一栅极线间隔预定距离的多根第二栅极线;多根数据线,形成为与所述多根栅极线相交但是与之绝缘;包括多个第一单位像素和多个第二单位像素的多个单位像素,每个单位像素形成在多根栅极线和多根数据线的相交区域处;多根屏蔽线,形成在单位像素之间,使得预定电压被施加到屏蔽线上。本发明提供了制造这种薄膜晶体管基板的方法和具有这种薄膜晶体管基板的液晶显示器。

    阵列基板和具有该阵列基板的显示面板

    公开(公告)号:CN102707516B

    公开(公告)日:2016-03-02

    申请号:CN201210143943.0

    申请日:2008-09-05

    Inventor: 张钟雄

    Abstract: 本发明提供一种阵列基板和一种具有该阵列基板的显示面板。该阵列基板包括栅极线、数据线、多个共电极、屏蔽电极和像素电极。栅极线沿第一方向延伸,数据线沿第二方向延伸。共电极形成在多个像素区域中。共电极彼此分开。屏蔽电极形成在数据线下方,并形成在彼此相邻的像素区域中形成的共电极之间。像素电极与共电极叠置。像素电极具有多个形成在其上的开口。因此,共电极图案的电场可以防止像素电极和数据线之间的耦合,从而可以将像素电极和数据线之间的距离最小化,因此,可以提高开口率和透光率。

    阵列基板和具有该阵列基板的显示面板

    公开(公告)号:CN102707516A

    公开(公告)日:2012-10-03

    申请号:CN201210143943.0

    申请日:2008-09-05

    Inventor: 张钟雄

    Abstract: 本发明提供一种阵列基板和一种具有该阵列基板的显示面板。该阵列基板包括栅极线、数据线、多个共电极、屏蔽电极和像素电极。栅极线沿第一方向延伸,数据线沿第二方向延伸。共电极形成在多个像素区域中。共电极彼此分开。屏蔽电极形成在数据线下方,并形成在彼此相邻的像素区域中形成的共电极之间。像素电极与共电极叠置。像素电极具有多个形成在其上的开口。因此,共电极图案的电场可以防止像素电极和数据线之间的耦合,从而可以将像素电极和数据线之间的距离最小化,因此,可以提高开口率和透光率。

Patent Agency Ranking