-
公开(公告)号:CN105320240A
公开(公告)日:2016-02-10
申请号:CN201510446665.X
申请日:2015-07-27
Applicant: 三星电子株式会社
IPC: G06F1/26
Abstract: 一种用于控制包括在片上系统中的多个功能块的功率的电源管理系统包括:多个可编程纳控制器、指令存储器和信号映射存储器。指令存储器由纳控制器共享,并且存储多个由纳控制器使用的指令。信号映射存储器由纳控制器共享,并且存储送到功能块且由纳控制器控制的多个指令。将多个纳控制器中的第一纳控制器编程为中央序列发生器。将多个纳控制器中的第二至第n纳控制器编程为取决于第一纳控制器的第一子序列发生器。
-
公开(公告)号:CN108334184B
公开(公告)日:2024-02-02
申请号:CN201710972454.9
申请日:2017-10-18
Applicant: 三星电子株式会社
IPC: G06F1/3234 , G06F3/06
Abstract: 一种通过握手来控制存储器电力的系统芯片(SoC)及其操作方法。所述系统芯片包括存储器控制器及电力管理器。所述存储器控制器被配置成控制存储器。所述电力管理器被配置成管理存储器的供电电力电平。所述存储器控制器被配置成向所述电力管理器输出存储器存取水平,所述存储器存取水平表示对所述存储器进行存取的频率。所述电力管理器被配置成根据所述存储器存取水平来调整所述存储器的所述供电电力电平。通过优化存储器的功耗,可降低由存储器消耗的电力。
-
公开(公告)号:CN117075683A
公开(公告)日:2023-11-17
申请号:CN202310951133.6
申请日:2017-07-24
Applicant: 三星电子株式会社
Abstract: 本发明提供一种时钟门控组件、一种时钟多路复用器组件以及一种时钟分频组件。片上系统包含多个知识产权块和时钟管理单元,时钟管理单元被配置成对知识产权块中的至少一个执行时钟门控。知识产权块和时钟管理单元使用完全握手方法彼此连接。完整握手方法可以包含以下项中的至少一个:知识产权块将请求信号发送到时钟管理单元以开始提供时钟信号或停止提供时钟信号;以及响应于接收请求信号,时钟管理单元将确认信号发送到对应知识产权块。本发明的片上系统的消耗功率低,且本发明的驱动片上系统的方法可以防止片上系统消耗太多功率。
-
公开(公告)号:CN112925505A
公开(公告)日:2021-06-08
申请号:CN202011237219.5
申请日:2020-11-09
Applicant: 三星电子株式会社
Abstract: 公开了一种算术设备、算术设备的操作方法和神经网络处理器。所述算术设备包括:第一操作数保持电路,被配置为:根据时钟信号输出第一操作数,基于包括第一操作数的最高有效位的高阶位数据的位值生成指示信号,并且基于指示信号对时钟信号进行门控,时钟信号被施加到对第一操作数的高阶位数据进行锁存的锁存器;第二操作数保持电路,被配置为:根据时钟信号输出第二操作数;以及计算电路,被配置为:基于指示信号对第一操作数的高阶位数据执行数据门控,并通过使用第二操作数和由数据门控产生的修改的第一操作数执行运算来输出运算结果。
-
公开(公告)号:CN105468089B
公开(公告)日:2020-12-08
申请号:CN201510564558.7
申请日:2015-09-07
Applicant: 三星电子株式会社
IPC: G06F1/10
Abstract: 公开了一种支持完全握手的片上系统以及具有该片上系统的移动装置。所述片上系统(SoC)包括时钟管理单元(CMU),CMU包括第一时钟发生器和第二时钟发生器,第一时钟发生器和第二时钟发生器被配置为产生时钟信号。该SoC还包括被配置成根据完全握手方法向CMU请求时钟信号并响应于该请求从CMU接收时钟信号的至少一个逻辑块。第一时钟发生器和第二时钟发生器被配置成根据完全握手方法进行通信。
-
公开(公告)号:CN106200760A
公开(公告)日:2016-12-07
申请号:CN201610362235.4
申请日:2016-05-26
Applicant: 三星电子株式会社
Abstract: 提供一种时钟管理电路、一种芯片上系统以及一种时钟管理的方法。时钟管理电路包括第一主时钟控制器,其中,第一主时钟控制器被配置为基于接收的第一时钟请求,将第一命令经由第一通道提供给第一从时钟控制器。时钟管理电路还包括第一从时钟控制器,其中,第一从时钟控制器被配置为基于第一命令来控制输出第一时钟信号。
-
-
公开(公告)号:CN108345348B
公开(公告)日:2023-05-23
申请号:CN201710599626.2
申请日:2017-07-21
Applicant: 三星电子株式会社
IPC: G06F1/04 , G06F1/324 , G06F1/3296
Abstract: 本发明提供一种半导体装置和操作半导体装置的方法。所述半导体装置包括:电力门控电路,包括同步复位触发器;保持电路,包括保持触发器;时钟管理电路,被配置为向电力门控电路和保持电路提供操作时钟;电力管理电路,被配置为将电力门控信号发送到电力门控电路、保持电路和时钟管理电路。电力门控电路被激活以进入电力降低模式。保持电路保持半导体装置的状态。当从电力降低模式退出时,电力管理电路被配置为在向保持电路发信号以取消保持状态之前完成电力门控电路的复位操作,恢复半导体装置的状态。
-
公开(公告)号:CN115018061A
公开(公告)日:2022-09-06
申请号:CN202110868755.3
申请日:2021-07-30
Applicant: 三星电子株式会社
Abstract: 公开了神经处理装置和神经处理装置的操作方法。所述神经处理装置包括:第一存储器,被配置为存储通用数据;第二存储器,与第一存储器区分开并且具有小于第一存储器的容量的容量;带宽控制路径,被配置为基于控制信号重新配置存储器带宽,以用于存储器用户使用第一存储器和第二存储器中的一个;以及控制逻辑,被配置为:计算用于存储器用户中的目标用户的数据的目标容量,并且基于将所述目标容量与第二存储器的容量进行比较的结果生成控制信号,以将目标用户的数据存储在第二存储器中,存储器用户中的目标用户是基于人工神经网络的层配置确定的。
-
公开(公告)号:CN106970864B
公开(公告)日:2021-08-10
申请号:CN201610474274.3
申请日:2016-06-24
Applicant: 三星电子株式会社
IPC: G06F11/267
Abstract: 提供了一种片上系统、移动终端和用于操作片上系统的方法。用于对片上系统(SoC)的处理器执行死锁控制的SoC包括:处理器,包括多个中央处理器(CPU)核;第一总线,连接到处理器;图形处理单元(GPU),连接到第一总线;存储器控制器,连接到第一总线;第二总线,连接到处理器;隔离单元,包括被配置为根据隔离信号保持输入至处理器的信号值的逻辑电路;以及死锁控制器,连接到第一总线和第二总线,死锁控制器被配置为通过对隔离单元施加隔离信号将死锁状态下的处理器与第一总线隔离,并且经由第二总线提取死锁状态下的被隔离的处理器的状态信息。
-
-
-
-
-
-
-
-
-