具有视频处理和帧封装的三维显示设备和方法

    公开(公告)号:CN102404589A

    公开(公告)日:2012-04-04

    申请号:CN201110270703.2

    申请日:2011-09-14

    Inventor: 李东翰 孔在燮

    CPC classification number: H04N13/398 H04N13/106 H04N13/139 H04N13/15

    Abstract: 一种3D显示引擎,包括:定时发生器电路,被配置为从3D显示器接收格式信息和响应地生成显示定时信号;视频图像数据处理器电路,被配置为接收和处理左视频图像数据和右视频图像数据;3D格式发生器电路,被配置为对所处理的左视频图像数据和右视频图像数据进行帧封装;以及控制器电路,被配置为响应于显示定时信息来控制视频图像数据处理器电路和3D格式发生器电路。

    片上系统和应用处理器及包含它们的移动设备

    公开(公告)号:CN103838678B

    公开(公告)日:2019-04-23

    申请号:CN201310616705.1

    申请日:2013-11-27

    Abstract: 提供片上系统,包括:数据生产者;FIFO缓冲器,在与写指针相对应的存储区域上存储从数据生产者传输的数据;第一消费者,弹出与FIFO缓冲器的第一读指针相对应的存储区域的数据;以及第二消费者,弹出与FIFO缓冲器的第二读指针相对应的存储区域的数据。FIFO缓冲器根据写指针与第一读指针之间的差值向第二消费者请求弹出操作,或者在与第二读指针相对应的存储区域上覆写从数据生产者提供的数据。

    欠载运行补偿电路和方法以及具有该电路的设备

    公开(公告)号:CN102419964A

    公开(公告)日:2012-04-18

    申请号:CN201110256754.X

    申请日:2011-09-01

    CPC classification number: G09G5/363

    Abstract: 本发明提供了一种欠载运行补偿电路。欠载运行补偿电路被配置为接收时钟信号、数据和欠载运行检测信号,所述欠载运行检测信号指示是否发生欠载运行。欠载运行补偿电路还被配置为:当接收到指示没有发生欠载运行的欠载运行检测信号时,输出时钟信号和数据。欠载运行补偿电路还被配置为:当接收到指示发生欠载运行的欠载运行检测信号时,输出时钟信号和伪数据。

    生成串行时钟的串行器和用于串行数据传输的方法

    公开(公告)号:CN100555263C

    公开(公告)日:2009-10-28

    申请号:CN200610051473.X

    申请日:2006-02-28

    Inventor: 孔在燮

    CPC classification number: G06F13/4295 H04L7/0008

    Abstract: 一种用于从系统串行传输数据的方法,该系统包括用于将并行数据信号转换成串行数据信号的串行器和用于将串行数据信号转换成并行数据信号的并行器,该方法包括:将并行数据信号的值存储在并行器的寄存器中;使用外部时钟源生成独立于并行数据信号的时钟信号的串行时钟信号;以及通过使用存储在寄存器中的并行数据信号的值而恢复并行数据信号。

    生成串行时钟的串行器和用于串行数据传输的方法

    公开(公告)号:CN1828570A

    公开(公告)日:2006-09-06

    申请号:CN200610051473.X

    申请日:2006-02-28

    Inventor: 孔在燮

    CPC classification number: G06F13/4295 H04L7/0008

    Abstract: 一种用于从系统串行传输数据的方法,该系统包括用于将并行数据信号转换成串行数据信号的串行器和用于将串行数据信号转换成并行数据信号的并行器,该方法包括:将并行数据信号的值存储在并行器的寄存器中;使用外部时钟源生成独立于并行数据信号的时钟信号的串行时钟信号;以及通过使用存储在寄存器中的并行数据信号的值而恢复并行数据信号。

Patent Agency Ranking