-
公开(公告)号:CN101674214A
公开(公告)日:2010-03-17
申请号:CN200810222132.3
申请日:2008-09-10
Applicant: 北京中电华大电子设计有限责任公司
Inventor: 兰天
Abstract: 本发明提出了一种使得一个802.11STA同时充当AP和no-AP-STA的方法。在IEEE 802.11体系结构中,定义了基本的设备单元,称为STA;STA可以提供的网络功能的集合称为“服务”(Service)。IEEE 802.11规范中,将这些服务分为两组:一组是“STA服务”记为SS,另一组是“DS服务”记为DSS。如果一个STA可以提供SS+DSS服务,IEEE802.11规范中将这样的STA称为AP;相对的,只提供SS的STA称为no-AP-STA。由多个STA可以构成网络,带有AP的网络称为分发系统记为DS。现有的STA实现中,一个STA只工作在一个服务集合中,要么是只作为AP,只提供SS+DS服务;要么是只作为no-AP-STA,只提供SS服务。本发明公开了一种方法,使得一个物理STA,可以同时作为AP和no-AP-STA工作,即在提供SS+DS服务的时候,也同时提供SS服务。
-
公开(公告)号:CN100582992C
公开(公告)日:2010-01-20
申请号:CN200610144042.8
申请日:2006-11-24
Applicant: 北京中电华大电子设计有限责任公司
IPC: G05F1/569
Abstract: 在集成电路设计中,电压调节器启动时往往会出现过冲。电压调节器的过冲可能是由电压调节器的带隙基准电压启动时的过冲造成的。而电压调节器较大的输出电容和很小的放电电流往往会造成过冲消除所需要的时间很长。这对于靠该电压调节器供电的外部设备非常不利,甚至可能由于过压导致器件击穿。本发明提供一种上电保护方法及电路,在启动时间内提供一条放电通路2,使电压调节器的输出没有过冲,或使过冲迅速消除。
-
公开(公告)号:CN101594163A
公开(公告)日:2009-12-02
申请号:CN200810113124.5
申请日:2008-05-28
Applicant: 北京中电华大电子设计有限责任公司
Abstract: 本发明提供一种实现基于WLAN的BBP/MAC(基带处理器/媒体访问控制)芯片的零中频结构的射频收发方法和装置,包括发射、接收、变频以及控制模块。WLAN(802.11b/g)工作在2.4GHz频段,带宽20MHz,主要由BBP/MAC(基带处理器/媒体访问控制器)芯片和RF芯片组成。由于高频信号在有线介质中衰减太大,束缚了其在有线领域的应用。零中频系统用于替换集成的2.4GHz/5.8GHz的RF芯片,调整射频频率,实现800MHz~2.5GHz不同频率下的高速收发。包括BBP/MAC芯片、调制器、解调器、频率合成器以及自动增益调整(AGC)模块。由于BBP/MAC芯片的AGC(自动增益控制)为固定算法,需要设计相应的模块来实现较大的接收动态范围。
-
公开(公告)号:CN100518141C
公开(公告)日:2009-07-22
申请号:CN200510098449.7
申请日:2005-09-08
Applicant: 北京中电华大电子设计有限责任公司
Inventor: 兰天
Abstract: 本发明提供一种解决WLAN中MSDU/MMPDU分段发送问题的方法和硬件部件。本发明使用了边发送边分段的策略解决WLAN中MSDU/MMPDU分段发送问题。本发明没有对MSDU/MMPDU先进行分段,而是通过设置两个结构,在发送的过程中进行分段。对于没有达到分段阀值得MSDU/MMPDU,将其作为只有一个分段的情况进行一致性处理。如果发送过程中出现失败,那么通过保持在两个结构中的状态能够保证在下次获得信道后,继续分段并发送。本方法可以有效的避免因为分段造成的存储区的消耗和数据复制问题,从而降低成本和功耗。本发明涉及的硬件部件包括:一个发送缓存区TxBuff;一个发送控制器;一个分段数据结构;一个分段发送数据结构;一个发送用FIFO,一个FIFO控制器。
-
公开(公告)号:CN100517353C
公开(公告)日:2009-07-22
申请号:CN200610113628.8
申请日:2006-10-10
Applicant: 北京中电华大电子设计有限责任公司
Inventor: 叶茵
IPC: G06F21/00 , H01L27/02 , H01L23/522 , H01L23/58
Abstract: 本专利提出了一种新的抗有源攻击的方法,在集成电路设计中采用该方法可在一定程度上抵抗有源攻击,防止攻击者通过有源方式对正在工作的电路进行强制设置,改变电路工作状态,从而破解电路。本专利提出的抗有源攻击的方法采用通过一组串行的寄存器的时钟端引出线在芯片的顶层进行无规则地绕线覆盖,如果外部的有源探针碰触到该绕线组时会使芯片产生复位,从而达到抗击外部有源攻击的目的。
-
-
公开(公告)号:CN101464830A
公开(公告)日:2009-06-24
申请号:CN200710303736.6
申请日:2007-12-21
Applicant: 北京中电华大电子设计有限责任公司
Inventor: 杨晓阳
IPC: G06F11/36
Abstract: 一种USBKEY跨区测试方法。本方法利用一个可变的2进制文件,通过改变2进制文件的大小来影响它后面的原有数据结构在EEProm中的位置从而达到测试分区EEProm的目的。本发明的目的在于:充分利用测试程序继承性,不破坏原有测试方案,大量节省测试程序开发周期。
-
公开(公告)号:CN101453641A
公开(公告)日:2009-06-10
申请号:CN200710178291.3
申请日:2007-11-29
Applicant: 北京中电华大电子设计有限责任公司
IPC: H04N7/26
Abstract: 本发明描述了一种用于传输流(TS流)解复用的硬件结构和实现方法,该电路具有软件接口控制寄存器,便于采用软硬件协同工作的方式,对符合DVB标准的TS流进行解复用。由硬件电路将TS流中各种类型数据分别提取并存储于主存储器中,然后通知主控CPU以便于其做下一步的解码控制。本发明主要提出硬件电路的结构及实现方法,以满足集成于机顶盒或数字电视接收SOC芯片的需求。电路结构主要包括输入部分、包处理部分、输出部分和总线接口部分。
-
公开(公告)号:CN101425053A
公开(公告)日:2009-05-06
申请号:CN200710176752.3
申请日:2007-11-02
Applicant: 北京中电华大电子设计有限责任公司
CPC classification number: Y02D10/12
Abstract: 本发明是一种CPU周期寄存器的实现方法。在该实现方法中,使用一个移位寄存器作为CPU的周期寄存器,可以达到以下目的:1.简化CPU指令译码逻辑;2.便于在CPU执行过程中插入等待周期,以精确控制CPU执行状态;3.使得CPU在访问慢速存储器时可以插入等待周期,实现高工作频率的CPU与低速存储器之间相匹配、以提高CPU最大工作频率;4.便于实现CPU的低功耗模式。
-
公开(公告)号:CN101383970A
公开(公告)日:2009-03-11
申请号:CN200710121438.5
申请日:2007-09-06
Applicant: 北京中电华大电子设计有限责任公司
Abstract: 本发明是涉及视频压缩的集成电路设计领域,提出一种像素行并行流水处理的AVS帧内预测器实现方法,该方法主要包括以下步骤:第一步进行预处理,将亮度/色度行列RAM中存储的当前块周围的相邻像素值通过预处理单元计算得到当前块的帧内预测的预处理值,并将这些值存放到预处理结果寄存器中;第二步根据当前块的帧内预测模式和第一步获得的预处理值进行帧内预测。由于帧内预测是采用预处理值来进行,所以亮度和色度分量可以使用相同的运算单元进行内部预测,这样便于形成流水结构,提高系统的数据吞吐率。
-
-
-
-
-
-
-
-
-