一种消除只读存储器位线间耦合串扰的方法和结构

    公开(公告)号:CN101958143A

    公开(公告)日:2011-01-26

    申请号:CN200910088802.1

    申请日:2009-07-16

    Inventor: 尤扬 张建平

    Abstract: 只读存储器(ROM)的读取会受到位线间耦合串扰的干扰。这种不良耦合影响会随着工艺尺寸的减小,在深亚微米工艺(DSM)设计中变得越来越严重,尤其在低功耗,版图位线较长或采用Contact或VIA层进行码点编程的设计中会造成非常高的误码率。本发明采用全位线钳位结构和时分位线钳位屏蔽结构并配合相关时序彻底地消除了会造成误码的位线间耦合串扰,提高了电路的可靠性。采用本发明的低功耗只读存储器适用于任何需要低功耗、大容量只读数据存储、或奇异存储阵列结构的应用中。

    一种集成超高频射频识别功能的智能卡芯片

    公开(公告)号:CN101957931A

    公开(公告)日:2011-01-26

    申请号:CN200910088803.6

    申请日:2009-07-16

    Inventor: 兰天

    Abstract: 本发明提出了一种集成超高频RFID功能的智能卡芯片,同时也提供了该芯片工作的方法。本发明所述智能卡芯片包括微控制器模块和超高频RFID模块,以及用于控制该芯片的寄存器模块。其中微控制模块符合ISO/IEC 7816规范,超高频RFID模块符合ISO18000-6C和EPC CLASS-1/Gen-2规范,微控制器模块和RFID模块通过内部总线进行互联和协同工作。通过寄存器模块控制微控制器模块和超高频RFID模块,使得整个芯片既能工作在Tag(识别卡)模式,也能工作在Reader(读写器)模式。

    一种具有轻量级比较指令生成的编译器

    公开(公告)号:CN101957772A

    公开(公告)日:2011-01-26

    申请号:CN200910088801.7

    申请日:2009-07-16

    Inventor: 周谦

    Abstract: 本发明是一种具有轻量级比较指令生成的编译器。本编译器的比较指令生成部分包括以下步骤:在生成语法树阶段赋值操作时,如果右边为常数,则判断高位是否为1,并在生成语法树和生成中间代码阶段将此状态进行传播,在生成汇编码阶段生成比较语句时,如果能够判断高位为1,则生成优化的比较指令,如果不能判定高位是否为1,则按照一般的原则去生成比较指令。该方法能够使编译器对比较指令生成正确,生成的代码量也较小。

    一种UART接口无线网卡
    154.
    发明公开

    公开(公告)号:CN101945381A

    公开(公告)日:2011-01-12

    申请号:CN200910088702.9

    申请日:2009-07-06

    Inventor: 王奇 王义锋

    Abstract: 一种能够兼容多种安全标准的UART接口无线网卡,由接口、电源、RS232芯片、基带和射频模块、存储设备以及天线组成。它通过UART接口和能够兼容多种安全标准的基带芯片把802.3的网络数据转换成为802.11的数据,通过符合802.11协议的射频模块和用于WLAN的天线与其他的符合802.11协议的设备通信,因为它兼容多种安全标准,比如WEP、WAP、WAPI、WPA、RSN等,能为用户提供更加安全的无线网络环境。

    一种防电源毛刺攻击的检测电路

    公开(公告)号:CN101943728A

    公开(公告)日:2011-01-12

    申请号:CN200910088706.7

    申请日:2009-07-06

    Inventor: 马哲

    Abstract: 本发明涉及一种防电源毛刺攻击的检测电路。本发明提供一种易于在CMOS工艺集成的高速的负电源Glitch检测电路。传统电路如果检测集成电路电源上出现的高频毛刺,则需要较大的功耗才能对较高频率的电源毛刺响应,本发明的目的在于以较低的功耗代价来实现高频电源Glitch的检测。本发明的电源Glitch检测电路包括采样模块、稳压模块、保持模块、以及放大电路模块;采样模块由串联电阻连接电源、地实现对电源上毛刺的采样;稳压模块由R、C构成;保持模块通过输入对管、NMOS管与电容参数的合理匹配实现;放大模块对于保持模块的输出信号放大输出检测标志位。

    一种CPU周期寄存器的实现方法

    公开(公告)号:CN101425053B

    公开(公告)日:2010-08-18

    申请号:CN200710176752.3

    申请日:2007-11-02

    Inventor: 张牧童 苏伟

    CPC classification number: Y02D10/12

    Abstract: 本发明是一种CPU周期寄存器的实现方法。在该实现方法中,使用一个移位寄存器作为CPU的周期寄存器,可以达到以下目的:1.简化CPU指令译码逻辑;2.便于在CPU执行过程中插入等待周期,以精确控制CPU执行状态;3.使得CPU在访问慢速存储器时可以插入等待周期,实现高工作频率的CPU与低速存储器之间相匹配、以提高CPU最大工作频率;4.便于实现CPU的低功耗模式。

    一种防止可编程非易失存储器中内容被误改写的方法

    公开(公告)号:CN101752001A

    公开(公告)日:2010-06-23

    申请号:CN200810239494.3

    申请日:2008-12-12

    Inventor: 叶茵

    Abstract: 本发明提出一种在集成电路设计时防止存储于可编程非易失存储器中的内容被误改写的方法。利用对禁止改写地址的指示信号对可编程非易失存储器的写使能信号的控制,以及将该指示信号的引线放入划片槽,在可编程非易失存储器完成内容下载后,进行划断处理,达到在硬件上防止可编程非易失存储器中的内容被改写的目的。

    一种低功耗电源监测电路
    160.
    发明授权

    公开(公告)号:CN100582806C

    公开(公告)日:2010-01-20

    申请号:CN200610144043.2

    申请日:2006-11-24

    Abstract: 本发明是一种降低集成电路电源检测电路功耗的方法和电路结构,所述的电路结构包括可关断的双阈值电压检测模块及其启动控制电路。双阈值电压检测模块包括可关断的上电、下电检测电路;启动控制电路产生两路控制输出信号,用于双阈值电压检测模块上电检测、掉电检测的开启和关断。通过有效控制启动控制电路的开启和关断,可以有效降低电压检测电路的功耗,并满足电源监测的目的。本发明所述的电路结构简单、工作稳定可靠,降低功耗效果明显。

Patent Agency Ranking