用联合节点处理来解码低密度奇偶校验码的方法和设备

    公开(公告)号:CN1783729A

    公开(公告)日:2006-06-07

    申请号:CN200510124864.5

    申请日:2005-11-23

    CPC classification number: H03M13/1137 H03M13/1114 H03M13/114 H03M13/116

    Abstract: 提供了一种用于对包括多个校验节点和多个可变节点的LDPC码进行解码的设备和方法。该设备包括:校验节点选择调度器,其选择至少一个校验节点;LLR存储器,其存储了可变节点的输入LLR值作为初始LLR值,并存储用于连接到所选择的校验节点的可变节点的更新的LLR值;以及校验节点消息存储器,其存储了表示对所选择的校验节点进行校验节点处理的结果值的校验节点消息。该装置还包括至少一个联合节点处理器,其通过从自LLR存储器读取的对应LLR值中减去所选择的校验节点的校验节点消息而生成可变节点消息,对可变节点消息执行校验节点处理,通过将可变节点消息加到校验节点处理结果值上来计算更新的LLR值,并将计算的LLR值递送到LLR存储器。

    用于计算软决策值的64元QAM解调装置和方法

    公开(公告)号:CN1224229C

    公开(公告)日:2005-10-19

    申请号:CN02803343.4

    申请日:2002-09-17

    Inventor: 河相赫 金潣龟

    CPC classification number: H04L27/38 H04L25/067

    Abstract: 本发明公开了一种64元QAM(正交调幅)解调装置和方法,用于接收由第k个正交相位信号Yk和第k个同相信号Xk组成的输入信号Rk(Xk,Yk),并且产生输入信号Rk(Xk,Yk)的软决策值Λ(sk,5)、Λ(sk,4)、Λ(sk,3)、Λ(sk,2)、Λ(sk,1)和Λ(sk,0)。第一软决策值发生器接收所接收的信号Rk的正交相位信号Yk和在同一轴上的6个解调码元之间的距离值2a。第二软决策值产生器接收所接收的信号Rk的同相信号Xk和在同一轴上六个解调码元之间的距离值2a。

    接收和去混洗经混洗的数据的方法和设备

    公开(公告)号:CN1606853A

    公开(公告)日:2005-04-13

    申请号:CN03801741.5

    申请日:2003-09-26

    Abstract: 一种在支持多电平调制的通信系统中去混洗接收的经混洗的数据的方法和设备。发送机编码信息比特并混洗编码符号,使具有相对高优先级的系统符号配置在高传输可靠性位置并且具有相对低优先级的奇偶校验符号配置在低传输可靠性位置。接收机解调接收的数据并输出具有多个编码符号的调制码元,根据对应于混洗的去混洗次序在对应的存储区中分别按照系统符号和奇偶校验符号存储编码符号,读出存储的编码符号,按预定码速率解码存储的编码符号,并且从而输出分组。

    移动通信系统中的分量解码器及其方法

    公开(公告)号:CN1168237C

    公开(公告)日:2004-09-22

    申请号:CN00802185.6

    申请日:2000-10-05

    Abstract: 这里提供一种解码器和一种解码方法,用于在移动通信系统中将经过使用递归系统卷积码(RSC)调制的数据解码。在所述解码器中,一个分支量度计算电路(BMC)计算与多个输入符号相关联的分支量度(BM)。一个增加-比较-选择电路(ACS)接收BM和前面的路径量度(PM),并且在第一个时间瞬间产生多个路径选择位和包含该多个路径选择位和可靠性信息的LLR(最大似然率)数据。一个最大似然(ML)状态搜索器在一个行和列的阵列中具有多个信元,这些行和列依照编码器的格构相互连接,每一行的信元具有一个处理时间Ds,用于输出与代表响应路径选择位的ML路径的ML状态值相同的最后一列的信元的值。一个延迟器将接收自ACS的LLR数据延迟时间Ds。一个LLR更新电路在行和列的阵列中具有多个依照解码器的格构连接的处理单元(PE),每一行中的PE具有一个处理时间DL,用于在一个时间瞬间(第一个时间瞬间,大约Ds+DL),响应于接收自延迟器的延迟的LLR,从PE产生更新的LLR值。一个选择器基于ML状态值选择更新过的LLR值中的一个。

    在通信系统中生成编码
    137.
    发明授权

    公开(公告)号:CN1165143C

    公开(公告)日:2004-09-01

    申请号:CN01803241.9

    申请日:2001-10-20

    Inventor: 金潣龟 张在成

    Abstract: 本发明提供一种在通信系统中生成从中产生第一子码的初始删余矩阵的方法及其装置,其中,通信系统包括用于为信息比特流输入生成信息符号、第一奇偶符号和第二奇偶符号的turbo编码器和用于使用删余矩阵从这些信息符号、第一奇偶符号和第二奇偶符号中生成子码的子码生成器,子码的数目等于删余矩阵的数目,所述方法包括如下步骤:从turbo编码器输出的信息符号中选择数目为初始删余矩阵中的列数的信息符号。

    TURBO交错器/解交错器中使用的地址发生器和地址发生方法

    公开(公告)号:CN1140966C

    公开(公告)日:2004-03-03

    申请号:CN00800461.7

    申请日:2000-04-03

    CPC classification number: H03M13/2771 H03M13/275 H03M13/2764 H03M13/2957

    Abstract: 一种地址发生器和地址发生方法。在所述地址发生器中,第一计数器对多个时钟脉冲计数,在计数预定数量的时钟脉冲后产生一个进位。第二计数器从所述第一计数器接收所述进位,对所述进位计数,产生指出每组内多个位置地址中一个位置地址的位置计数。位反相器将所述第一计数反相。操作装置对所述组计数和对所述位置计数执行LCS(线性同余顺序)逆公式操作,产生生成位。缓存器存储由从所述位反相器接收的经过反相的位和从所述操作装置接收的所述生成位形成的可用地址。

Patent Agency Ranking