一种面向低密度垂直互连的三维片上网络路由器

    公开(公告)号:CN104243330A

    公开(公告)日:2014-12-24

    申请号:CN201410527927.0

    申请日:2014-10-10

    Applicant: 南京大学

    Abstract: 本发明涉及一种面向低密度垂直互连的三维片上网络路由器,包括内部控制逻辑、交叉开关以及五个水平方向端口和两个垂直方向端口,所述片上网络包括若干片上网络节点,所述每个网络节点包括一个带有网络接口的处理单元或存储单元与一个路由器,所述每个处理单元或存储单元通过所述网络接口与对应的路由器通信,所述路由器的垂直方向端口的输出通道采用并入串出移位寄存器电路,输入通道采用串入并出移位寄存器电路。有益效果为:通过在三维片上网络路由器垂直方向端口的输出通道和输入通道分别采用并入串出移位寄存器和串入并出移位寄存器,实现了在三维片上网络垂直连线密度降低的情况下有效、可靠地传输数据的目的。

    一种基于片上网络的高效率矩阵转置簇以及转置方法

    公开(公告)号:CN103714044A

    公开(公告)日:2014-04-09

    申请号:CN201310744870.5

    申请日:2013-12-30

    Applicant: 南京大学

    Abstract: 本发明涉及一种基于片上网络的高效率矩阵转置簇,包括NI模块,用于实现转置簇与PCC之间的数据传递;数据缓存模块,与转置加速模块相连,用于完成对数据的写入,存储和读出;转置加速单元,用于连接NI模块与数据缓存模块,将来自于PCC的数据输入到数据缓存模块,同时将从数据缓存模块读出的数据输出到NI模块,实现对数据缓存模块地址的控制,完成矩阵的转置;ARM核心控制单元,通过AHB总线与NI模块通信连接,用于控制地址与数据的传输。有益效果为:簇内采用AHB总线架构,ARM核控制,转置加速单元与SRAM、NI互联由于转置簇的特殊的架构使得矩阵转置能够进行乒乓操作、读写并行,进而实现极高的转置效率。

    一种变阶流水串行乘累加器

    公开(公告)号:CN103699355A

    公开(公告)日:2014-04-02

    申请号:CN201310738598.X

    申请日:2013-12-30

    Applicant: 南京大学

    Abstract: 本发明涉及一种变阶流水串行乘累加器,包括一组乘法器,用于执行两路输入数据的相乘操作,并输出乘法结果;三组加法器,第一组加法器执行乘法结果的累加,第二组和第三组加发器在累加结束后将第一组加法器流水级上的结果依次相加,从而保证了第一组加法器可继续处理下一阶段的数据;相应控制电路,用于增加额外控制信号和控制逻辑,用于省去算法中的首尾补零操作。有益效果为:本发明提供的变阶乘累加器的实现使得在运算时能够省去算法中的首尾补零操作以及由之产生的多余乘累加,从而获得接近理论估算的性能指标。

    一种基于蚁群混沌遗传算法的片上网络映射方法

    公开(公告)号:CN102508935A

    公开(公告)日:2012-06-20

    申请号:CN201110283124.1

    申请日:2011-09-22

    Applicant: 南京大学

    Abstract: 一种基于蚁群混沌遗传算法的片上网络映射方法,以标准蚁群算法为基础,同时引入遗传算法,对每只蚂蚁的参数采用实数编码,并以该编码为遗传算法中的染色体,在每一轮迭代中使用遗传算法对编码过的蚁群算法参数进行调整。在算法运行过程中,本发明还对算法中每一轮循环的结果进行监测,如果监测到算法陷入局部最优解,则通过引入混沌模型的方法加大遗传算法的突变概率,进而再通过遗传算法修改蚁群算法参数。本发明可以有效提高算法对解空间的搜索能力,避免其停滞于局部最优解,对于大规模片上网络映射问题的求解有着良好的实用价值和广泛的应用前景。

    一种基于IEEE802.1AE协议的GCM高速加解密器

    公开(公告)号:CN101827107A

    公开(公告)日:2010-09-08

    申请号:CN201010168517.3

    申请日:2010-05-11

    Applicant: 南京大学

    Abstract: 本发明公开了一种基于IEEE802.1AE协议的GCM高速加解密器,包括信息提取模块,AES模块和Ghash模块;信息提取模块用于从输入数据中提取安全协议密钥、安全通道标识、数据包号、目的地址和源地址,并根据不同的工作模式转换成对应的初始密钥K、初始向量IV、附加信息A和明文P/密文C,并将数据传输给AES模块;AES模块完成数据加/解密,并输出密文/明文;Ghash模块根据附加信息A和密文C,通过Ghash函数产生鉴别标识T。本发明可以同时处理多组数据,而不需要预先确定等待处理的分组数据总数。本发明数据处理速度快、硬件复杂度低。

    包-电路交换片上路由器及其传输方法

    公开(公告)号:CN101778049A

    公开(公告)日:2010-07-14

    申请号:CN201010118591.4

    申请日:2010-03-04

    Abstract: 本发明公开了一种构成片上网络的包-电路交换片上路由器及其传输方法,该路由器中的输入状态机控制输入通道的工作状态,并将接收的请求信号传送给优先级编码器;优先级编码器根据设定的固定优先级对请求信号进行编码,并通过地址译码器将输入的目标节点地址信号转变为路由方向信号输出;仲裁器接受地址译码器的解码结果,根据固定优先级顺序和端口占用情况,输出输入端口与输出端口互连信号及输出端口占用信号,直到选择合适的路径到达目的节点;交叉开关接收仲裁器输出的互连信号,实现输入、输出端口之间的正确互连。本发明资源消耗少,传输延时小,适用于构成高性能片上网络,可以用于采用片上网络结构的复杂片上系统。

    一种具有温度保护电路的低压差线性稳压器

    公开(公告)号:CN101178608A

    公开(公告)日:2008-05-14

    申请号:CN200710191086.0

    申请日:2007-12-07

    Applicant: 南京大学

    Abstract: 本发明公开了一种具有温度保护电路的低压差线性稳压器,包括带隙基准电路、误差放大器、输出缓冲级、PMOS功率管P1、反馈分压电阻R1、R2、温度保护电路和PMOS开关管P2,带隙基准电路经过误差放大器和输出缓冲级后与PMOS功率管P1连接;温度保护电路的一端与误差放大器的输入端连接,另一端与PMOS开关管P2连接,PMOS开关管P2的漏极与PMOS功率管P1的门极连接,反馈分压电阻R1的一端与PMOS功率管P1的漏极连接,另一端与误差放大器的输入端连接。本发明直接利用带隙基准电压的简单温度保护电路,提高了温度保护电路的灵敏度以及稳压器停止工作和重新恢复工作的温度范围的可设定性。

    一种低电压、高增益电荷泵电路

    公开(公告)号:CN101106323A

    公开(公告)日:2008-01-16

    申请号:CN200710023138.3

    申请日:2007-06-06

    Applicant: 南京大学

    Abstract: 本发明公开了一种电荷泵电路结构,包括辅助电荷泵、电平移位器和主电荷泵,辅助电荷泵为电平移位器提供次高电平(VDD),并用于改善主电荷泵低阶开关(P1,P2)控制时钟的摆幅,加速其启动过程;主电荷泵启动后又反过来为电平移位器提供最高电平(VCP),最终改善了主电荷泵高阶开关(P3,P4)控制时钟的摆幅。本发明能有效控制开关管的电导,提高电压增益,避免了高阶电荷泵通常遇到的低效率、启动时间长等缺陷,具有高电源增益,启动时间短等特征,并且适合于低电压应用环境。

    接口可配置的通用串行总线控制器

    公开(公告)号:CN101071406A

    公开(公告)日:2007-11-14

    申请号:CN200710019710.9

    申请日:2007-02-06

    Applicant: 南京大学

    Abstract: 本发明公开了一种接口可配置的USB控制器,包含USB标准收发单元接口控制模块、端点(ENDPOINT)控制逻辑模块、控制状态机模块、可配置位宽的接口控制模块;USB标准收发单元接口控制模块接收从主机传来的数据包,并进行解析,在控制状态机模块的控制下将数据分发到各端点控制逻辑模块,并且通过接口控制模块与微处理器和FIFO(先进先出单元)进行通讯。本发明符合USB2.0规范要求,支持高达480Mbps的传输速率,它提供了可配置的微处理器接口和先进先出(FIFO)接口,能够以IP核的形式方便地与多种微控制器核相连接集成,并且也易于集成在AMBATM、VCITM、OCPTM等多种片上系统(SOC)体系架构中。

    一种基于一乘两加结构的乘累加运算方法及装置

    公开(公告)号:CN119987715A

    公开(公告)日:2025-05-13

    申请号:CN202510069511.7

    申请日:2025-01-16

    Applicant: 南京大学

    Abstract: 本发明公开了一种基于一乘两加结构的乘累加运算方法及装置,包括:乘累加模块和控制模块;其中,所述乘累加模块用于获取至少两组源数据,通过一个乘法器和两个加法器对所述源数据进行乘累加运算,得到结果数据;所述控制模块根据计数警示信号生成控制信号,控制所述乘累加模块的乘累加运算过程。本发明通过一乘两加结构的乘累加模块实现数据的乘累加运算,能够更灵活地支持多并行度的计算任务;通过控制模块控制乘累加计算过程,可以根据不同的应用场景,配置不同的控制逻辑和运算流程;实现了高效的乘累加运算,并具有良好的可扩展性和灵活性。

Patent Agency Ranking