-
公开(公告)号:CN100342417C
公开(公告)日:2007-10-10
申请号:CN200410037597.3
申请日:2004-04-28
Applicant: 索尼株式会社
CPC classification number: G09G3/3283 , G09G3/3233 , G09G2300/0819 , G09G2300/0842 , G09G2300/0861 , G09G2320/0223 , G09G2320/043
Abstract: 本发明公开了一种显示装置,该显示装置即使在另一电路的采样期间也能够将作为恒流源的输出晶体管的漏极电位保持恒定,能够抑制由于输出晶体管的栅极电位泄漏而引起的变化,能够获得输出级之间的电流值没有差异的一致电流源,并且能够显示不会发生向着扫描结束部分亮度不均匀这一现象的高质量图像,其中,例如构造这样的电流采样保持电路,以使得该采样保持电路在其自身所在的级的采样保持操作已经结束,并且另一级正在执行采样保持操作的时间内,通过操作泄漏消除电路,利用薄膜晶体管来传送与所采样的电流相对应的恒定电流,使该电流流过节点。
-
公开(公告)号:CN1886773A
公开(公告)日:2006-12-27
申请号:CN200480035558.8
申请日:2004-12-02
Applicant: 索尼株式会社
CPC classification number: H03K19/00384 , G09G3/3233 , G09G2300/0819 , G09G2300/0852 , G09G2300/0861 , G09G2310/0254 , G09G2320/043 , H01L27/12
Abstract: 提供了一种晶体管电路,其具有校正薄膜晶体管的阈值电压的波动的功能。该晶体管电路包括形成在衬底上的多个薄膜晶体管(Tr1至Tr3),以及以可获得预定操作的方式连接晶体管栅极、源极或漏极的配线。在操作期间,前向偏置被反复地或持续地施加到薄膜晶体管(Tr2)的栅极和源极之间的配线。在不干扰操作的定时,反向偏置被施加到晶体管(Tr2)的栅极和源极之间的配线,以抑制阈值电压的波动。更具体而言,与晶体管(Tr2)并联连接的附加晶体管(Tr3)被驱动以进行补偿,以便创建上述不干扰操作的定时,并且在所创建的定时向晶体管(Tr2)施加反向偏置。
-
公开(公告)号:CN102903327A
公开(公告)日:2013-01-30
申请号:CN201210339208.7
申请日:2009-12-21
Applicant: 索尼株式会社
CPC classification number: H01L27/1255 , G09G3/30 , G09G3/3225 , G09G3/3233 , G09G3/3258 , G09G3/3266 , G09G3/3275 , G09G2300/0426 , G09G2300/0439 , G09G2300/0452 , G09G2300/0819 , G09G2300/0842 , G09G2300/0866 , G09G2310/06 , G09G2310/08 , G09G2320/0233 , G09G2320/046 , H01L27/1222 , H01L27/124 , H01L27/3211 , H01L27/3213 , H01L27/3253 , H01L27/3262 , H01L27/3265 , H01L27/3272 , H01L27/3276 , H01L51/5012 , H01L51/5218
Abstract: 本发明公开了显示装置及电子装置,该显示装置包括:多个子像素,彼此邻近配置,并形成用于形成彩色图像格式的单位的一个像素;所述多个子像素包括:第一子像素,用于发射最短波长的光;以及第二子像素,与第一子像素邻近配置;第二子像素具有遮光部,配置在第二子像素与所述第一子像素之间,并且遮光部的宽度大于形成第二子像素的晶体管的沟道长度或沟道宽度。
-
公开(公告)号:CN101714332B
公开(公告)日:2012-11-28
申请号:CN200910179433.7
申请日:2009-10-09
Applicant: 索尼株式会社
IPC: G09G3/32
CPC classification number: G09G3/3233 , G09G2300/0819 , G09G2300/0842 , G09G2300/0852 , G09G2300/0861 , G09G2320/043 , H04N5/66
Abstract: 本发明涉及显示器装置和显示器驱动方法。一种显示器装置包括以下部件。像素阵列包括矩阵布置的像素电路,各像素电路至少包括:发光元件;驱动晶体管,其中在漏极与源极之间施加驱动电压,以将与栅极与源极之间供应的信号值对应的电流供应给发光元件;以及保持电容器,其连接于驱动晶体管的栅极与源极之间并且保持输入信号值。迁移率校正操作单元在电容器保持比信号值更低的校正信号值时将驱动电压供应给晶体管,以针对晶体管进行迁移率校正。发光操作单元在校正之后允许电容器保持信号值并且将驱动电压供应给晶体管以与信号值对应的亮度进行发光。
-
公开(公告)号:CN101777304B
公开(公告)日:2012-11-07
申请号:CN200910261339.6
申请日:2009-12-21
Applicant: 索尼株式会社
CPC classification number: H01L27/1255 , G09G3/30 , G09G3/3225 , G09G3/3233 , G09G3/3258 , G09G3/3266 , G09G3/3275 , G09G2300/0426 , G09G2300/0439 , G09G2300/0452 , G09G2300/0819 , G09G2300/0842 , G09G2300/0866 , G09G2310/06 , G09G2310/08 , G09G2320/0233 , G09G2320/046 , H01L27/1222 , H01L27/124 , H01L27/3211 , H01L27/3213 , H01L27/3253 , H01L27/3262 , H01L27/3265 , H01L27/3272 , H01L27/3276 , H01L51/5012 , H01L51/5218
Abstract: 本发明公开了显示装置及电子装置,该显示装置包括:多个子像素,彼此邻近配置,并形成用于形成彩色图像格式的单位的一个像素;所述多个子像素包括:第一子像素,用于发射最短波长的光;以及第二子像素,与第一子像素邻近配置;第二子像素具有遮光部,配置在第二子像素与所述第一子像素之间,并且遮光部的宽度大于形成第二子像素的晶体管的沟道长度或沟道宽度。
-
公开(公告)号:CN101620822B
公开(公告)日:2012-08-29
申请号:CN200910152332.0
申请日:2009-06-30
Applicant: 索尼株式会社
CPC classification number: G09G3/3233 , G09G2300/0866 , G09G2320/0233 , G09G2320/043
Abstract: 这里公开了一种显示设备,包括:显示部分,包含各自分别在行中布置的多条第一配线和多条第二配线、分别在列中布置的多条第三配线、以及各自在矩阵中布置的多个发光元件和多个像素电路;第一驱动部分,用于依次地将包含第一电压、第二电压和第三电压的选择脉冲施加到所述多条第一配线;第二驱动部分,用于依次地将电流控制脉冲施加到所述多条第二配线,依据该电流控制脉冲,使得过渡电流流过像素电路;以及第三驱动部分,用于将包含与视频信号相对应的信号电势的信号脉冲施加到所述多条第三配线中的每一条。
-
公开(公告)号:CN101246661B
公开(公告)日:2012-07-18
申请号:CN200810004796.2
申请日:2008-02-13
Applicant: 索尼株式会社
CPC classification number: G09G3/3258 , G09G3/3233 , G09G2300/0809 , G09G2300/0819 , G09G2300/0842 , G09G2300/0861 , G09G2320/0223 , G09G2320/043 , H01L23/53219 , H01L27/124 , H01L27/3262 , H01L27/3265 , H01L27/3276 , H01L27/3279 , H01L29/78672 , H01L51/5203 , H01L2251/5392
Abstract: 本发明提供了像素电路和显示设备,其中,该像素电路包括:开关晶体管,其导通受提供给控制终端的驱动信号的控制;驱动配线,用于传送驱动信号;以及数据配线,用于传输数据信号。驱动配线形成在第一配线层上并连接到开关晶体管的控制终端。数据配线形成在第二配线层上并连接到开关晶体管的第一终端。使用多层配线结构,使得在与其上形成第一配线层的层不同的层上形成第二配线层。通过本发明,能够抑制由提供栅极脉冲的配线电阻所引起的暗影和辉纹。
-
公开(公告)号:CN101645237B
公开(公告)日:2012-03-21
申请号:CN200910164994.X
申请日:2009-08-05
Applicant: 索尼株式会社
IPC: G09G3/32
CPC classification number: G09G3/3233 , G09G2300/0842 , G09G2310/0262 , G09G2320/103 , G09G2330/021 , G09G2330/022
Abstract: 公开了图像显示装置和驱动该图像显示装置的方法。所述显示装置包括:显示区域,其通过以矩阵形式布置像素电路而形成;信号线驱动电路,用于根据图像数据生成用于多条信号线的多个驱动信号,以及将用于该多条信号线的多个驱动信号分别输出至所述显示区域的多条信号线;以及扫描线驱动电路,用于将多个写信号分别输出至所述显示区域的用于写入的多条扫描线;其中,当图像数据中没有变化时,所述扫描线驱动电路停止输出该多个写信号。
-
公开(公告)号:CN101504824B
公开(公告)日:2012-01-18
申请号:CN200910009986.8
申请日:2009-02-04
Applicant: 索尼株式会社
IPC: G09G3/32
CPC classification number: G09G3/3233 , G09G2300/0465 , G09G2300/0819 , G09G2300/0842 , G09G2300/0866 , G09G2330/021 , G09G2330/028
Abstract: 一种显示装置,包括:像素阵列部分;以及驱动部分;所述像素阵列部分包括沿着行的方向布置的多条扫描线,沿着列的方向布置的多条信号线,在所述扫描线和所述信号线相互交叉的地方、在行和列中布置的多个像素,以及与所述扫描线平行布置的多条馈送线;所述驱动部分包括用于以水平时段的相位差、连续提供控制信号给所述扫描线的扫描器,用于提供具有信号电势的图像信号的选择器,所述信号电势在每个水平时段内在参考电势和信号电势之间转变,以及用于为所述馈送线共同提供电源电压的电源,所述电源电压在每个水平时段内在高电势和低电势之间转变。
-
公开(公告)号:CN101599503B
公开(公告)日:2012-01-04
申请号:CN200910145335.1
申请日:2009-06-03
Applicant: 索尼株式会社
CPC classification number: G09G3/3696 , G09G3/3233 , G09G3/3266 , G09G2300/0426 , G09G2300/0819 , G09G2300/0852 , G09G2310/0218 , H01L27/3276 , H01L2924/0002 , H01L2924/00
Abstract: 一种显示设备,包括:像素阵列部分,具有在显示面板上以矩阵的形式排列的像素;第一端子组,布置在所述显示面板上,以便对应于在所述像素阵列部分的每个像素行中排列的第一控制线组的每个控制线;第一接线组,用于将所述第一端子组的每个端子与所述第一控制线组的每个控制线电连接;第二端子组,布置在所述显示面板上,以多个控制线为单元用于在所述像素阵列部分的每个像素行中排列的第二控制线组;以及第二接线组,用于通过所述第一端子组的各端子之间的各部分,将所述第二端子组的每个端子与所述第二控制线组的每个控制线电连接。
-
-
-
-
-
-
-
-
-